मायक्रोचिप-लोगो

MICROCHIP v2.3 Gen 2 डिव्हाइस कंट्रोलर

मायक्रोचिप-v2-3-जनरल-2-डिव्हाइस-कंट्रोलर-उत्पादन

परिचय

एक प्रश्न विचारा

हा CoreRxIODBitAlign जेनेरिक ट्रेनिंग IP डेटा किंवा प्रोटोकॉल वापरल्या जाणाऱ्या डेटापेक्षा स्वतंत्रपणे बिट अलाइनमेंटसाठी Rx पाथमधील IO गियरिंग ब्लॉकमध्ये वापरला जातो. CoreRxIODBitAlign तुम्हाला क्लॉक पाथच्या सापेक्ष डेटा पाथमधील विलंब समायोजित करण्याची परवानगी देतो.

CoreRxIODBitAlign सारांश

कोर आवृत्ती हे दस्तऐवज CoreRxIODBitAlign v2.3 ला लागू होते.
समर्थित डिव्हाइस CoreRxIODBitAlign खालील कुटुंबांना समर्थन देते:
कुटुंबे • PolarFire® SoC
  • पोलरफायर
  टीप: अतिरिक्त माहितीसाठी, भेट द्या उत्पादन पृष्ठ
समर्थित साधन प्रवाह Libero® SoC v12.0 किंवा नंतरच्या रिलीझची आवश्यकता आहे
समर्थित इंटरफेस
परवाना देणे CoreRxIODBitAlign ला परवान्याची आवश्यकता नाही.
स्थापना सूचना CoreRxIODBitAlign हे Libero SoC सॉफ्टवेअरच्या IP कॅटलॉगमध्ये स्वयंचलितपणे स्थापित केले जाणे आवश्यक आहे, Libero SoC सॉफ्टवेअरमधील IP कॅटलॉग अपडेट फंक्शनद्वारे, किंवा ते कॅटलॉगमधून मॅन्युअली डाउनलोड केले पाहिजे. Libero SoC सॉफ्टवेअर IP कॅटलॉगमध्ये IP कोर स्थापित झाल्यानंतर, ते Libero प्रोजेक्टमध्ये समाविष्ट करण्यासाठी स्मार्टडिझाइनमध्ये कॉन्फिगर केले जाते, जनरेट केले जाते आणि इन्स्टंटिएट केले जाते.
उपकरणाचा वापर आणि

कामगिरी

CoreRxIODBitAlign साठी वापर आणि कामगिरी माहितीचा सारांश 8 मध्ये सूचीबद्ध आहे. डिव्हाइस वापर आणि पीईrस्वरूप

CoreRxIODBitAlign चेंज लॉग माहिती

हा विभाग सर्वसमावेशक ओव्हर प्रदान करतोview नवीन समाविष्ट केलेल्या वैशिष्ट्यांपैकी, सर्वात अलीकडील प्रकाशनापासून सुरुवात. सोडवलेल्या समस्यांबद्दल अधिक माहितीसाठी, 7. सोडवलेले मुद्दे विभाग पहा.

कोरआरएक्सआयओडी बिट अलाइन v2.3 काय आहे नवीन                   • MIPI-आधारित प्रशिक्षण यंत्रणेसाठी अपडेट केले आहे.
कोरआरएक्सआयओडी बिट अलाइन v2.2 नवीन काय आहे        • वरच्या मॉड्यूलमध्ये डाव्या आणि उजव्या डोळ्याच्या टॅपमुळे विलंबाची माहिती जोडली.

वैशिष्ट्ये

एक प्रश्न विचारा

CoreRxIODBitAlign मध्ये खालील वैशिष्ट्ये आहेत:

  • वेगवेगळ्या डोळ्यांच्या रुंदी १-७ सह बिट अलाइनमेंटला समर्थन देते.
  • वेगवेगळ्या फॅब्रिक डबल डेटा रेट (DDR) मोड्स २/४/३p५/५ ला सपोर्ट करते
  • स्किप आणि रीस्टार्ट/होल्ड यंत्रणेला समर्थन देते
  • एलपी सिग्नलिंग स्टार्ट ऑफ फ्रेमद्वारे मोबाइल इंडस्ट्री प्रोसेसर इंटरफेस (एमआयपीआय) प्रशिक्षणास समर्थन देते.
  • बिट अलाइनमेंटसाठी २५६ टॅप विलंबांना समर्थन देते

कार्यात्मक वर्णन

एक प्रश्न विचारा

Rx IOD इंटरफेससह CoreRxIODBit संरेखित करा

एक प्रश्न विचारा

खालील आकृती CoreRxIODBitAlign चा उच्च-स्तरीय ब्लॉक आकृती दर्शवते.MICROCHIP-v2-3-Gen-2-डिव्हाइस-कंट्रोलर-FIG-1

  • हे वर्णन PolarFire® आणि PolarFire SoC उपकरणांना समर्थन देणाऱ्या CoreRxIODBitAlign चा संदर्भ देते.
  • CoreRxIODBitAlign प्रशिक्षण देते आणि डेटा योग्यरित्या कॅप्चर करण्यासाठी विलंब समायोजित करून गतिमान स्रोत म्हणून समर्थन देण्यासाठी IO डिजिटल (IOD) उपकरणे आणि IO गियरिंग (IOG) इंटरफेस करण्याची जबाबदारी देखील घेते.
  • संपूर्ण प्रशिक्षण यंत्रणेचा प्रवाह ५. वेळेचे आरेखन विभागात स्पष्ट केला आहे.
  • CoreRxIODBitAlign घड्याळाच्या मार्गाच्या सापेक्ष डेटा मार्गातून विलंब जोडणे किंवा काढून टाकणे गतिमानपणे समर्थन देते. येथे RX_DDRX_DYN इंटरफेस CoreRxIODBitAlign ला वरच्या दिशेने टॅप विलंब जोडून घड्याळ-ते-डेटा मार्जिन प्रशिक्षण करण्यासाठी नियंत्रणे प्रदान करतो. CoreRxIODBitAlign, नंतरच्या पुनरावृत्तीसाठीview (प्रत्येक टॅप विलंब वाढीचा), RX_DDRX_DYN इंटरफेसमधील फीडबॅक स्टेटस फ्लॅग संग्रहित करते.
  • RX_DDRX_DYN इंटरफेस रेंजच्या बाहेरच्या स्थितीत पोहोचेपर्यंत CoreRxIODBitAlign प्रत्येक टॅप वाढीसाठी प्रशिक्षण चालू ठेवते.
  • शेवटी, CoreRxIODBitAlign संपूर्ण फीडबॅक स्टेटस फ्लॅग्ज स्वीप करते. ही पायरी घड्याळाच्या कडांपासून ९० अंशांच्या मध्यभागी डेटाच्या बिट अलाइनमेंटला ऑप्टिमाइझ करते आणि त्याची गणना करते.
  • बिट अलाइनमेंट प्रशिक्षण पूर्ण करण्यासाठी अंतिम गणना केलेले टॅप विलंब RX_DDRX_DYN इंटरफेसमध्ये लोड केले जातात.
  • या CoreRxIODBitAlign द्वारे समर्थित वैशिष्ट्ये खालीलप्रमाणे तपशीलवार सूचीबद्ध आहेत.

गतिमान पुनर्प्रशिक्षण यंत्रणा

एक प्रश्न विचारा

  • CoreRxIODBitAlign सतत फीडबॅक स्टेटस फ्लॅग्ज (IOD_EARLY/IOD_LATE) चे निरीक्षण करते आणि फ्लॅग्ज टॉगल होत आहेत का ते तपासते.
  • आयपी प्रथम पूर्वी मोजलेल्या टॅप्सना +/- ४ टॅप्सने वरच्या किंवा खालच्या दिशेने समायोजित करतो. तरीही, जर फ्लॅग्ज टॉगल झाले, तर आयपी पुन्हा प्रशिक्षण सुरू करतो.MICROCHIP-v2-3-Gen-2-डिव्हाइस-कंट्रोलर-FIG-2

होल्ड मेकॅनिझम (एक प्रश्न विचारा)

  • जेव्हा प्रशिक्षण होल्ड स्थितीत असणे आवश्यक असते तेव्हा हे वैशिष्ट्य वापरले जाते. BIT_ALGN_HOLD हे सक्रिय-उच्च पातळीचे इनपुट आहे आणि प्रशिक्षण सुरू ठेवण्यासाठी ते होल्ड करण्यासाठी आणि डी-अ‍ॅसर्ट करण्यासाठी अॅसर्ट केले पाहिजे.
  • हे वैशिष्ट्य सक्षम करण्यासाठी कॉन्फिगरेटरमध्ये HOLD_TRNG पॅरामीटर 1 वर सेट करणे आवश्यक आहे. हे पॅरामीटर डीफॉल्टनुसार 0 वर सेट केले आहे.

रीस्टार्ट यंत्रणा (एक प्रश्न विचारा)

  • हे वैशिष्ट्य प्रशिक्षण पुन्हा सुरू करण्यासाठी वापरले जाते. प्रशिक्षण पुन्हा सुरू करण्यासाठी, BIT_ALGN_RSTRT इनपुट एका घड्याळाच्या पल्स सिरीयल क्लॉक (SCLK) साठी निश्चित करणे आवश्यक आहे.
  • हे IP चा सॉफ्ट रीसेट सुरू करते, जे BIT_ALGN_DONE ला 0 वर आणि BIT_ALGN_START ला 1 वर रीसेट करते.

वगळण्याची यंत्रणा (एक प्रश्न विचारा)

  • जेव्हा प्रशिक्षण आवश्यक नसते तेव्हा हे वैशिष्ट्य वापरले जाते आणि संपूर्ण प्रशिक्षण बायपास केले जाऊ शकते. BIT_ALGN_SKIP हे सक्रिय-उच्च पातळीचे इनपुट आहे आणि संपूर्ण प्रशिक्षण वगळण्यासाठी ते निश्चित केले पाहिजे.
  • हे वैशिष्ट्य सक्षम करण्यासाठी कॉन्फिगरेटरमध्ये SKIP_TRNG पॅरामीटर 1 वर सेट करणे आवश्यक आहे. हे पॅरामीटर डीफॉल्टनुसार 0 वर सेट केले आहे.

एमआयपीआय-आधारित प्रशिक्षण यंत्रणा (एक प्रश्न विचारा)

  • हे वैशिष्ट्य सक्षम करण्यासाठी कॉन्फिगरेटरमध्ये MIPI_TRNG पॅरामीटर 1 वर सेट करणे आवश्यक आहे. जर सेट केले असेल, तर LP_IN इनपुट पोर्ट CoreRxIODBitAlign मध्ये जोडला जाईल.
  • IP हा LP_IN इनपुट पोर्टची घसरणारी धार ओळखतो, जी प्रशिक्षण सुरू करण्यासाठी फ्रेमची वैध सुरुवात दर्शवते.

CoreRxIODBitAlign पॅरामीटर्स आणि इंटरफेस सिग्नल

एक प्रश्न विचारा

कॉन्फिगरेशन GUI पॅरामीटर्स (एक प्रश्न विचारा)

या कोर रिलीझसाठी कोणतेही कॉन्फिगरेशन पॅरामीटर्स नाहीत.

बंदरे (एक प्रश्न विचारा)

खालील तक्त्यामध्ये CoreRxIODBitAlign च्या डिझाइनमध्ये वापरल्या जाणाऱ्या इनपुट आणि आउटपुट सिग्नलची यादी दिली आहे.

तक्ता 3-1. इनपुट आणि आउटपुट सिग्नल

सिग्नल दिशा पोर्ट रुंदी (बिट) वर्णन
घड्याळे आणि रीसेट करा
रेशम इनपुट 1 कापडाचे घड्याळ
PLL_LOCK इनपुट 1 पीएलएल लॉक
रीसेट करा इनपुट 1 सक्रिय-कमी असिंक्रोनस रीसेट
डेटा बस आणि नियंत्रण
IOD_EARLY इनपुट 1 डेटा आय मॉनिटर अर्ली फ्लॅग
आयओडी_लेट इनपुट 1 डेटा आय मॉनिटर लेट फ्लॅग
आयओडी_ ओओआर इनपुट 1 विलंब रेषेसाठी डेटा आय मॉनिटर रेंजच्या बाहेरचा ध्वज
बिट_एएलजीएन_आयईई_इन इनपुट 3 वापरकर्ता डेटा आय मॉनिटर रुंदी सेट करतो
बिट_एएलजीएन_आरएसटीआरटी इनपुट 1 बिट अलाइन प्रशिक्षण रीस्टार्ट (पल्स-आधारित प्रतिपादन) १— प्रशिक्षण रीस्टार्ट करा ०— प्रशिक्षण रीस्टार्ट करा नाही
BIT_ALGN_CLR_FLGS आउटपुट 1 लवकर किंवा उशिरा येणारे ध्वज साफ करा
बिट_एएलजीएन_लोड आउटपुट 1 डीफॉल्ट लोड करा
बिट_एएलजीएन_डीआयआर आउटपुट 1 विलंब रेषा वर किंवा खाली दिशा १— वर (वाढ १ टॅप) ०— खाली (कमी १ टॅप)
बिट_एएलजीएन_हलवा आउटपुट 1 हालचाल पल्सवरील विलंब वाढवा
बिट_अ‍ॅलिग्न_स्किप इनपुट 1 बिट अलाइन प्रशिक्षण वगळणे (स्तर आधारित प्रतिपादन)

१— प्रशिक्षण वगळा आणि जेव्हा SKIP_TRNG पॅरामीटर १ वर सेट केला असेल तेव्हाच वैध असेल.

०— प्रशिक्षण नेहमीप्रमाणे सुरू राहिले पाहिजे.

बिट_अ‍ॅलिग्न_होल्ड इनपुट 1 बिट अलाइन ट्रेनिंग होल्ड (स्तर आधारित प्रतिपादन)

१— प्रशिक्षण धरा आणि HOLD_TRNG पॅरामीटर १ वर सेट केले असेल तेव्हाच वैध असेल.

०— प्रशिक्षण नेहमीप्रमाणे सुरू राहिले पाहिजे.

बिट_एलिग्न_ईआरआर आउटपुट 1 बिट अलाइन प्रशिक्षण त्रुटी (स्तर-आधारित प्रतिपादन) १— त्रुटी ०— कोणतीही त्रुटी नाही
बिट_एएलजीएन_स्टार्ट आउटपुट 1 बिट अलाइन प्रशिक्षण प्रारंभ (स्तर-आधारित प्रतिपादन) १— सुरू झाले ०— सुरू झाले नाही
बिट_एएलजीएन_पूर्ण झाले आउटपुट 1 बिट अलाइन प्रशिक्षण पूर्ण झाले (स्तर आधारित प्रतिपादन) १— पूर्ण झाले ०— पूर्ण झाले नाही
सिग्नल दिशा पोर्ट रुंदी (बिट) वर्णन
एलपी_इन इनपुट 1 एमआयपीआय-आधारित फ्रेम प्रशिक्षण (स्तर आधारित प्रतिपादन)

१— फ्रेमची सुरुवात दर्शविण्याकरिता सक्रिय-कमी सिग्नलने कमी दाब दिला पाहिजे आणि फक्त फ्रेमच्या शेवटीच तो कमी दाबला पाहिजे.

०— प्रशिक्षण सामान्यपणे सुरू राहिले पाहिजे आणि हा सिग्नल आतून कमी दाबाने बांधला पाहिजे.

DEM_BIT_ALGN_TAPDLY आउटपुट 8 गणना केलेले TAP विलंब आणि IP द्वारे BIT_ALGN_DONE उच्च सेट केल्यानंतर वैध.
RX_BIT_ALIGN_LEFT_WIN आउटपुट 8 डाव्या डेटा आय मॉनिटरचे मूल्य

टीप: जेव्हा BIT_ALGN_DONE आउटपुट 1 वर सेट केले जाते आणि BIT_ALGN_START आउटपुट 0 वर सेट केले जाते तेव्हाच मूल्ये वैध असतात. जर SKIP_TRNG पॅरामीटर सेट केला असेल तर ते 0 परत करते.

RX_BIT_ALIGN_RGHT_WIN आउटपुट 8 उजवा डेटा आय मॉनिटर मूल्य

टीप: जेव्हा BIT_ALGN_DONE आउटपुट 1 वर सेट केले जाते आणि BIT_ALGN_START आउटपुट 0 वर सेट केले जाते तेव्हाच मूल्ये वैध असतात. जर SKIP_TRNG पॅरामीटर सेट केला असेल तर ते 0 परत करते.

लिबेरो डिझाइन सूटमध्ये CoreRxIODBitAlign ची अंमलबजावणी करणे

एक प्रश्न विचारा

स्मार्टडिझाइन (एक प्रश्न विचारा)

  • CoreRxIODBitAlign हे स्मार्टडिझाइन आयपी डिप्लॉयमेंट डिझाइन वातावरणात प्री-इंस्टॉल केलेले आहे. खालील आकृती एक उदाहरण दर्शवतेampइन्स्टँशिएटेड CoreRxIODBitAlign चा वापर.
  • आकृती ४-२ मध्ये दाखवल्याप्रमाणे, स्मार्टडिझाइनमधील कॉन्फिगरेशन विंडो वापरून कोर कॉन्फिगर केला आहे.
  • कोर इन्स्टंटिएट करण्यासाठी आणि जनरेट करण्यासाठी स्मार्टडिझाइन वापरण्याबद्दल अधिक माहितीसाठी, पहा स्मार्टडिझाइन वापरकर्ता मार्गदर्शक.MICROCHIP-v2-3-Gen-2-डिव्हाइस-कंट्रोलर-FIG-3

स्मार्टडिझाइनमध्ये CoreRxIODBitAlign कॉन्फिगर करणे (एक प्रश्न विचारा)

  • खालील आकृतीत दाखवल्याप्रमाणे, स्मार्टडिझाइनमधील कॉन्फिगरेशन GUI वापरून कोर कॉन्फिगर केला आहे.MICROCHIP-v2-3-Gen-2-डिव्हाइस-कंट्रोलर-FIG-4

सिम्युलेशन फ्लो (एक प्रश्न विचारा)

  • सर्व प्रकाशनांमध्ये CoreRxIODBitAlign साठी वापरकर्ता टेस्टबेंच समाविष्ट आहे.
  • सिम्युलेशन चालवण्यासाठी, खालील पायरी करा: स्मार्टडिझाइनमध्ये युजर टेस्टबेंच फ्लो निवडा आणि नंतर जनरेट पेनवर सेव्ह अँड जनरेट वर क्लिक करा.
  • वापरकर्ता टेस्टबेंच कोर टेस्टबेंच कॉन्फिगरेशन GUI द्वारे निवडला जातो. जेव्हा स्मार्टडिझाइन Libero® SoC प्रोजेक्ट जनरेट करते, तेव्हा ते वापरकर्ता टेस्टबेंच स्थापित करते. files.
  • वापरकर्ता टेस्टबेंच चालवण्यासाठी, Libero SoC डिझाइन पदानुक्रम पेनमध्ये CoreRxIODBitAlign इंस्टंटिएशनवर डिझाइन रूट सेट करा आणि नंतर Libero SoC डिझाइन फ्लो विंडोमध्ये सिम्युलेशनवर क्लिक करा.
  • हे ModelSim® ला आवाहन करते आणि आपोआप सिम्युलेशन चालवते.
  • खालील आकृती एक माजी दर्शवतेampसिम्युलेशन सबसिस्टमचा वापर. ते सिम्युलेशनसाठी CoreRxIODBitAlign सह लूपबॅक मोडमध्ये IOG_IOD घटक DDRX4 आणि DDTX4 वापरते.
  • येथे, जनरेट केलेला PRBS डेटा DDTX4 द्वारे DDRX4 वर अनुक्रमे प्रसारित केला जातो आणि शेवटी, प्रशिक्षण पूर्ण झाल्यानंतर डेटा अखंडता तपासण्यासाठी PRBS चेकरचा वापर केला जातो.MICROCHIP-v2-3-Gen-2-डिव्हाइस-कंट्रोलर-FIG-5

लिबेरो एसओसीमध्ये संश्लेषण (एक प्रश्न विचारा)

  • कॉन्फिगरेशन GUI मध्ये निवडलेल्या कॉन्फिगरेशनसह सिंथेसिस चालविण्यासाठी, डिझाइन रूट योग्यरित्या सेट करा. इम्प्लीमेंट डिझाइन अंतर्गत, डिझाइन फ्लो टॅबमध्ये, सिंथेसाइज वर उजवे-क्लिक करा आणि रन वर क्लिक करा.

लिबेरो एसओसी मधील ठिकाण आणि मार्ग (एक प्रश्न विचारा)

  • डिझाईन रूट योग्यरित्या सेट केल्यानंतर आणि सिंथेसिस चालवा. डिझाईन फ्लो टॅबमध्ये इम्प्लीमेंट डिझाइन अंतर्गत, प्लेस अँड रूट वर राईट क्लिक करा आणि रन वर क्लिक करा.

सिस्टम इंटिग्रेशन (एक प्रश्न विचारा)

  • हा विभाग CoreRxIODBitAlign चे एकत्रीकरण सुलभ करण्यासाठी संकेत देतो.
  • वापरलेला Rx/Tx IOG असंख्य इनपुट आणि आउटपुट मोडना समर्थन देतो. अंतिम सिलिकॉन वैशिष्ट्यीकरणावर आधारित, हे डेटा आणि घड्याळ दर कमी आणि काही प्रकरणांमध्ये जलद असू शकतात.
  • खालील तक्त्यामध्ये डेटा आणि घड्याळ दर सूचीबद्ध आहे.

तक्ता ४-१. डेटा आणि घड्याळ दर

आयओजी मोड दिशा गियर प्रमाण कमाल IO डेटा दर अपेक्षित IO घड्याळ रेट करा कोर घड्याळ रेट करा डेटा प्रकार
डीडीआरएक्स४ इनपुट १६:१० ४० एमबीपीएस 800 MHz 200 MHz डीडीआर

खालील आकृती एक माजी दर्शवतेampCoreRXIODBitAlign उपप्रणाली एकत्रीकरणाचा le.MICROCHIP-v2-3-Gen-2-डिव्हाइस-कंट्रोलर-FIG-6

  • मागील उपप्रणाली सिम्युलेशनसाठी CoreRxIODBitAlign सह लूपबॅक मोडमध्ये IOG_IOD घटक DDRX4 आणि DDTX4 वापरते. येथे, जनरेट केलेला PRBS डेटा IOG_IOD_DDRTX4_0 द्वारे, अनुक्रमे IOG_IOD_DDRX4_PF_0 वर प्रसारित केला जातो.
  • CoreRxIODBitAlign हे IOG_IOD_DDRX1_PF_0 घटकासह प्रशिक्षण (BIT_ALIGN_START 4 वर सेट केलेले, BIT_ALIGN_DONE 0 वर सेट केलेले) करते आणि शेवटी, प्रशिक्षण पूर्ण झाल्यानंतर (BIT_ALIGN_START 0 वर सेट केलेले, BIT_ALIGN_DONE 1 वर सेट केलेले) डेटा अखंडता तपासण्यासाठी PRBS तपासक वापरला जातो.

टेस्टबेंच (एक प्रश्न विचारा)

  • CoreRxIODBitAlign ची पडताळणी आणि चाचणी करण्यासाठी एक युनिफाइड टेस्टबेंच वापरला जातो ज्याला वापरकर्ता टेस्टबेंच म्हणतात.

वापरकर्ता टेस्टबेंच (एक प्रश्न विचारा)

  • CoreRxIODBitAlign च्या काही वैशिष्ट्यांची पडताळणी करणाऱ्या CoreRxIODBitAlign च्या रिलीझमध्ये वापरकर्ता टेस्टबेंच समाविष्ट आहे. खालील आकृती CoreRxIODBitAlign वापरकर्ता टेस्टबेंच दर्शवते.MICROCHIP-v2-3-Gen-2-डिव्हाइस-कंट्रोलर-FIG-7
  • मागील आकृतीत दाखवल्याप्रमाणे, वापरकर्ता टेस्टबेंचमध्ये लूपबॅक मोडमध्ये पडताळणी करण्यासाठी मायक्रोचिप डायरेक्टकोर कोरआरएक्सआयओडीबीटअलाइन डीयूटी, पीआरबीएस_जीएन, पीआरबीएस_सीएचके, सीसीसी, आयओजी_आयओडी_टीएक्स आणि आयओजी_आयओडी_आरएक्स असतात.
  • घड्याळ स्थिर असताना घड्याळ कंडिशनिंग सर्किट (CCC) CORE_CLK आणि IO_CLK चालवते.
  • PRBS_GEN समांतर डेटा IOG_IOD_TX वर चालवते आणि नंतर IOG_ID_RX समांतरपणे सिरीयल डेटा प्राप्त करते.
  • CoreRxIODBitAlign DUT हे IOD_CTRL सिग्नल वापरून प्रशिक्षण देते. प्रशिक्षण पूर्ण झाल्यानंतर, PRBS_CHK ब्लॉक IOG_IOD_RX ब्लॉकमधील डेटा अखंडतेसाठी तपासण्यासाठी सक्षम केला जातो.
  • MICROCHIP-v2-3-Gen-2-डिव्हाइस-कंट्रोलर-FIG-9महत्त्वाचे: वापरकर्ता टेस्टबेंच फक्त निश्चित कॉन्फिगरेशनला समर्थन देतो.

वेळेचे आरेखन

(एक प्रश्न विचारा)

  • हा विभाग CoreRxIODBitAlign च्या वेळेच्या आकृतीचे वर्णन करतो.

CoreRxIODBitAlign प्रशिक्षण वेळेचा आकृती (एक प्रश्न विचारा)

  • खालील वेळेचा आकृती एक उदाहरण आहेampखालील पॅरामीटर्ससह प्रशिक्षण क्रमाचा le.MICROCHIP-v2-3-Gen-2-डिव्हाइस-कंट्रोलर-FIG-8
  • CoreRxIODBitAlign हे फॅब्रिक क्लॉक किंवा SCLK, किंवा CCC किंवा PLL घटकावरील OUT2_FABCLK_* वर आधारित काम करते आणि वापरलेला PF_IOD_GENERIC_RX IOD घटक बिट अलाइनमेंटसाठी OUT*_HS_IO_CLK_* किंवा बँक क्लॉक किंवा BCLK वर आधारित काम करतो. येथे, PF_IOD_GENERIC_RX IOD घटक बिट अलाइनमेंटसाठी सिरीयल डेटा प्राप्त करतो. उदाहरणार्थampतसेच, जर DDRx1000 फॅब्रिक मोडवर आवश्यक डेटा रेट 4 Mbps असेल, तर OUT2_FABCLK_0 किंवा SCLK हे PLL किंवा CCC घटकापासून 125 MHz आणि OUT0_HS_IO_CLK_0 किंवा BCLK ते PF_IOD_GENERIC_RX पर्यंत 500 MHz चालवावे लागेल.
  • PLL_LOCK स्थिर झाल्यावर आणि उच्च गतीने चालविल्यानंतर CoreRxIODBitAlign प्रशिक्षण सुरू करते. नंतर BIT_ALGN_START उच्च आणि BIT_ALGN_DONE कमी करून प्रशिक्षण सुरू करते आणि नंतर PF_IOD_GENERIC_RX घटकातील डीफॉल्ट सेटिंग्ज लोड करण्यासाठी BIT_ALGN_LOAD आउटपुट चालवते. IOD_EARLY, IOD_LATE आणि BIT_ALGN_OOR फ्लॅग साफ करण्यासाठी BIT_ALGN_CLR_FLGS चा वापर केला जातो.
  • CoreRxIODBitAlign प्रत्येक TAP साठी BIT_ALGN_MOVE नंतर BIT_ALGN_CLR_FLGS सह पुढे जाते आणि IOD_EARLY आणि IOD_LATE फ्लॅग रेकॉर्ड करते. PF_IOD_GENERIC_RX घटकाने BIT_ALGN_OOR उच्च सेट केल्यानंतर, CoreRxIODBitAlign रेकॉर्ड केलेले EARLY आणि LATE फ्लॅग स्वीप करते आणि घड्याळ आणि डेटा बिट अलाइनमेंटसाठी आवश्यक TAP विलंबांची गणना करण्यासाठी इष्टतम अर्ली आणि लेट फ्लॅग शोधते.
  • CoreRxIODBitAlign गणना केलेले TAP विलंब लोड करते आणि प्रशिक्षण पूर्ण झाल्याचे दर्शविण्यासाठी BIT_ALGN_START कमी आणि BIT_ALGN_DONE जास्त करते.
  • जर CoreRxIODBitAlign ला PF_IOD_GENERIC_RX घटकातून आवाज येणारा IOD_EARLY किंवा IOD_LATE फीडबॅक असेरेशन आढळला तर ते डायनॅमिकली री-ट्रेनिंग सुरू ठेवते. येथे, BIT_ALGN_DONE रीसेट केले जाते आणि कमी चालविले जाते आणि BIT_ALGN_START पुन्हा CoreRxIODBitAlign द्वारे उच्च चालविले जाते जेणेकरून प्रशिक्षण पुन्हा सुरू झाले आहे हे सूचित होईल. टाइम-आउट काउंटर टाइम-आउट स्थितीत पोहोचल्यावर, प्रशिक्षणाच्या शेवटी BIT_ALGN_ERR ला पुष्टी देतो.
  • CoreRxIODBitAlign अंतिम वापरकर्त्याला आवश्यकतेनुसार प्रशिक्षण पुन्हा सुरू करण्यासाठी रीस्टार्ट यंत्रणा देखील प्रदान करते. BIT_ALGN_RSTRT इनपुट सक्रिय आहे - उच्च पल्स उच्च चालवणे आवश्यक आहे, उदा.ampले, आठ घड्याळे.
  • येथे BIT_ALGN_DONE रीसेट केले आहे आणि कमी चालवले आहे, आणि BIT_ALGN_START पुन्हा CoreRxIODBitAlign द्वारे उच्च चालवले आहे, जे प्रशिक्षणाची नवीन सुरुवात दर्शवते.
  • CoreRxIODBitAlign मध्ये प्रशिक्षण मध्यभागी ठेवण्यासाठी एक होल्डिंग यंत्रणा देखील प्रदान केली जाते. येथे HOLD_TRNG पॅरामीटर 1 वर सेट करणे आवश्यक आहे, आणि नंतर CoreRxIODBitAlign BIT_ALGN_HOLD इनपुट वापरते आणि CoreRxIODBitAlign ला प्रशिक्षण आयोजित करण्याची आवश्यकता होईपर्यंत सक्रिय-उच्च पातळी आधारित असणे आवश्यक आहे आणि नंतर इनपुट BIT_ALGN_HOLD कमी झाल्यावर प्रशिक्षण सुरू ठेवते.

अतिरिक्त संदर्भ

(एक प्रश्न विचारा)

ज्ञात समस्या आणि उपाय (एक प्रश्न विचारा)

  • CoreRxIODBitAlign v2.3 मध्ये कोणत्याही ज्ञात मर्यादा किंवा उपाय नाहीत.

बंद केलेली वैशिष्ट्ये आणि उपकरणे (एक प्रश्न विचारा)

  • CoreRxIODBitAlign v2.3 मध्ये कोणतेही बंद केलेले वैशिष्ट्य आणि उपकरणे नाहीत.

सोडवलेले मुद्दे

(एक प्रश्न विचारा)

  • खालील तक्त्यामध्ये विविध CoreRxIODbitAlign रिलीझसाठी सोडवलेल्या सर्व समस्यांची यादी दिली आहे.

तक्ता 7-1. सोडवलेले मुद्दे

सोडा वर्णन
2.3 या v2.3 रिलीझमध्ये कोणतेही निराकरण झालेले प्रश्न नाहीत.
2.2 या v2.2 रिलीझमध्ये कोणतेही निराकरण झालेले प्रश्न नाहीत.
1.0 प्रारंभिक प्रकाशन

डिव्हाइस वापर आणि कार्यप्रदर्शन

(एक प्रश्न विचारा)

CoreRxIODBitAlign मॅक्रो खालील तक्त्यामध्ये सूचीबद्ध केलेल्या कुटुंबांमध्ये लागू केला जातो.

तक्ता ८-१. उपकरणाचा वापर आणि कामगिरी

साधन तपशील FPGA संसाधने कामगिरी (MHz)
कुटुंब साधन डीएफएफ LUTs तर्कशास्त्र घटक रेशम
PolarFire® MPF300TS 788 1004 1432 261
PolarFire SoC MPF250TS 788 1004 1416 240
  • MICROCHIP-v2-3-Gen-2-डिव्हाइस-कंट्रोलर-FIG-9महत्वाचे: द मागील तक्त्यामधील डेटा Libero® SoC v2023.2 वापरून मिळवला जातो.
  • मागील सारणीतील डेटा सामान्य संश्लेषण आणि लेआउट सेटिंग्ज वापरून साध्य केला जातो.
  • खालील उच्च-स्तरीय कॉन्फिगरेशन GUI पॅरामीटर्स त्यांच्या डीफॉल्ट मूल्यांमधून सुधारित केले आहेत.
  • खालील डीफॉल्ट मूल्ये आहेत:
    • वगळा = 1
    • धरा_TRNG = 1
    • MIPI_TRNG बद्दल = 1
    • DEM_TAP_WAIT_CNT_WIDTH = 3
  • कामगिरी संख्या साध्य करण्यासाठी वापरले जाणारे घड्याळ निर्बंध खालीलप्रमाणे आहेत:
    • एससीएलके = 200 मेगाहर्ट्झ
    • स्पीड ग्रेड = -१
  • थ्रूपुटची गणना खालीलप्रमाणे केली जाते: (बिट रुंदी/सायकलची संख्या) × घड्याळ दर (कार्यप्रदर्शन).

पुनरावृत्ती इतिहास

(एक प्रश्न विचारा)

पुनरावृत्ती इतिहास दस्तऐवजात लागू केलेल्या बदलांचे वर्णन करतो. सर्वात वर्तमान प्रकाशनापासून सुरू होणारे बदल पुनरावृत्तीद्वारे सूचीबद्ध केले जातात.

तक्ता 9-1. पुनरावृत्ती इतिहास

उजळणी तारीख वर्णन
B 02/2024 दस्तऐवजाच्या पुनरावृत्ती B मधील बदलांची यादी खालीलप्रमाणे आहे:

• CoreRxIODBitAlign v2.3 साठी अपडेट केले आहे.

• परिचय विभागात बदल लॉग माहिती जोडली.

• अपडेट केलेले ८. डिव्हाइस वापर आणि कामगिरी विभाग

• जोडले ७. सोडवलेले प्रश्न विभाग

A 03/2022 दस्तऐवजाच्या पुनरावृत्ती A मधील बदलांची यादी खालीलप्रमाणे आहे:

• दस्तऐवज मायक्रोचिप टेम्पलेटमध्ये स्थलांतरित केला गेला.

• कागदपत्र क्रमांक ५०२००८६१ वरून DS५०००३२५५ मध्ये बदलण्यात आला.

3 दस्तऐवजाच्या पुनरावृत्ती 3 मधील बदलांची यादी खालीलप्रमाणे आहे:

• CoreRxIODBitAlign v2.2 साठी अपडेट केले.

• वरच्या बाजूला डाव्या आणि उजव्या डेटा आय सिग्नलसाठी वापरकर्ता मार्गदर्शक अद्यतनित केला आहे. अतिरिक्त माहितीसाठी, आकृती 2-1 आणि 3.2 पहा. पोर्ट्स.

2 दस्तऐवजाच्या पुनरावृत्ती 2 मधील बदलांची यादी खालीलप्रमाणे आहे:

• CoreRxIODBitAlign v2.1 साठी अपडेट केले.

• अपडेट केलेले: २. कार्यात्मक वर्णन आणि ५. वेळेचे आरेख.

1 आवृत्ती १.० हे या दस्तऐवजाचे पहिले प्रकाशन होते. CoreRxIODBitAlign v1.0 साठी तयार केले.

मायक्रोचिप FPGA समर्थन

  • मायक्रोचिप एफपीजीए उत्पादने समूह ग्राहक सेवा, ग्राहक तांत्रिक सहाय्य केंद्र, ए यासह विविध समर्थन सेवांसह त्याच्या उत्पादनांचे समर्थन करतो webसाइट आणि जगभरातील विक्री कार्यालये.
  • सपोर्टशी संपर्क साधण्यापूर्वी ग्राहकांना मायक्रोचिप ऑनलाइन संसाधनांना भेट देण्याची सूचना केली जाते कारण त्यांच्या प्रश्नांची उत्तरे आधीच दिली गेली असण्याची शक्यता आहे.
  • च्या माध्यमातून तांत्रिक सहाय्य केंद्राशी संपर्क साधा webयेथे साइट www.microchip.com/support. उल्लेख करा
  • FPGA डिव्हाइस भाग क्रमांक, योग्य केस श्रेणी निवडा आणि डिझाइन अपलोड करा files तांत्रिक समर्थन केस तयार करताना.
  • गैर-तांत्रिक उत्पादन समर्थनासाठी ग्राहक सेवेशी संपर्क साधा, जसे की उत्पादनाची किंमत, उत्पादन अपग्रेड, अपडेट माहिती, ऑर्डर स्थिती आणि अधिकृतता.
  • उत्तर अमेरिकेतून, 8002621060 वर कॉल करा
  • उर्वरित जगातून, 6503184460 वर कॉल करा
  • फॅक्स, जगातील कोठूनही, 6503188044

मायक्रोचिप माहिती

मायक्रोचिप Webसाइट

  • मायक्रोचिप आमच्याद्वारे ऑनलाइन समर्थन प्रदान करते webयेथे साइट www.microchip.com/. या webसाइट तयार करण्यासाठी वापरली जाते files आणि ग्राहकांना सहज उपलब्ध असलेली माहिती. उपलब्ध असलेल्या काही सामग्रीमध्ये हे समाविष्ट आहे:
  • उत्पादन समर्थन - डेटाशीट्स आणि इरेटा, ऍप्लिकेशन नोट्स आणि एसample प्रोग्राम्स, डिझाइन संसाधने, वापरकर्त्याचे मार्गदर्शक आणि हार्डवेअर समर्थन दस्तऐवज, नवीनतम सॉफ्टवेअर प्रकाशन आणि संग्रहित सॉफ्टवेअर
  • सामान्य तांत्रिक समर्थन - वारंवार विचारले जाणारे प्रश्न (FAQ), तांत्रिक समर्थन विनंत्या, ऑनलाइन चर्चा गट, मायक्रोचिप डिझाइन भागीदार कार्यक्रम सदस्य सूची
  • मायक्रोचिपचा व्यवसाय – उत्पादन निवडक आणि ऑर्डरिंग मार्गदर्शक, नवीनतम मायक्रोचिप प्रेस रिलीज, सेमिनार आणि कार्यक्रमांची सूची, मायक्रोचिप विक्री कार्यालयांची सूची, वितरक आणि कारखाना प्रतिनिधी

उत्पादन बदल सूचना सेवा

  • मायक्रोचिपची उत्पादन बदल सूचना सेवा ग्राहकांना मायक्रोचिप उत्पादनांवर अद्ययावत ठेवण्यास मदत करते.
  • जेव्हा जेव्हा बदल, अद्यतने, पुनरावृत्ती किंवा विशिष्ट उत्पादन कुटुंबाशी संबंधित किंवा स्वारस्य असलेल्या विकास साधनाशी संबंधित त्रुटी असतील तेव्हा सदस्यांना ईमेल सूचना प्राप्त होतील.
  • नोंदणी करण्यासाठी, वर जा www.microchip.com/pcn आणि नोंदणी सूचनांचे अनुसरण करा.

ग्राहक समर्थन

  • मायक्रोचिप उत्पादनांचे वापरकर्ते अनेक माध्यमांद्वारे सहाय्य प्राप्त करू शकतात:
  • वितरक किंवा प्रतिनिधी
  • स्थानिक विक्री कार्यालय
  • एम्बेडेड सोल्युशन्स इंजिनियर (ईएसई)
  • तांत्रिक सहाय्य
  • समर्थनासाठी ग्राहकांनी त्यांच्या वितरक, प्रतिनिधी किंवा ESE शी संपर्क साधावा. ग्राहकांच्या मदतीसाठी स्थानिक विक्री कार्यालये देखील उपलब्ध आहेत. या दस्तऐवजात विक्री कार्यालये आणि स्थानांची सूची समाविष्ट केली आहे.
  • च्या माध्यमातून तांत्रिक सहाय्य उपलब्ध आहे webयेथे साइट: www.microchip.com/support

मायक्रोचिप डिव्हाइसेस कोड संरक्षण वैशिष्ट्य

  • नोंद मायक्रोचिप उत्पादनांवरील कोड संरक्षण वैशिष्ट्याचे खालील तपशील.
  • मायक्रोचिप उत्पादने त्यांच्या विशिष्ट मायक्रोचिप डेटा शीटमध्ये समाविष्ट असलेल्या वैशिष्ट्यांची पूर्तता करतात.
  • मायक्रोचिपचा असा विश्वास आहे की त्याच्या उत्पादनांचे कुटुंब इच्छित पद्धतीने, ऑपरेटिंग वैशिष्ट्यांमध्ये आणि सामान्य परिस्थितीत वापरल्यास सुरक्षित आहे.
  • मायक्रोचिप त्याच्या बौद्धिक संपदा अधिकारांचे मूल्य आणि आक्रमकपणे संरक्षण करते. मायक्रोचिप उत्पादनांच्या कोड संरक्षण वैशिष्ट्यांचा भंग करण्याचा प्रयत्न कठोरपणे प्रतिबंधित आहे आणि डिजिटल मिलेनियम कॉपीराइट कायद्याचे उल्लंघन करू शकते.
  • मायक्रोचिप किंवा इतर कोणताही सेमीकंडक्टर निर्माता त्याच्या कोडच्या सुरक्षिततेची हमी देऊ शकत नाही. कोड संरक्षणाचा अर्थ असा नाही की आम्ही उत्पादन "अटूट" असल्याची हमी देत ​​आहोत.
  • कोड संरक्षण सतत विकसित होत आहे. मायक्रोचिप आमच्या उत्पादनांची कोड संरक्षण वैशिष्ट्ये सतत सुधारण्यासाठी वचनबद्ध आहे.

कायदेशीर सूचना

  • हे प्रकाशन आणि यातील माहिती केवळ मायक्रोचिप उत्पादनांसह वापरली जाऊ शकते, ज्यामध्ये तुमच्या अनुप्रयोगासह मायक्रोचिप उत्पादनांची रचना, चाचणी आणि एकत्रीकरण समाविष्ट आहे. या माहितीचा इतर कोणत्याही प्रकारे वापर या अटींचे उल्लंघन करते. डिव्‍हाइस अ‍ॅप्लिकेशन्सशी संबंधित माहिती केवळ तुमच्या सोयीसाठी प्रदान केली जाते आणि ती अपडेट्सद्वारे बदलली जाऊ शकते. तुमचा अर्ज तुमच्या वैशिष्ट्यांची पूर्तता करतो याची खात्री करणे ही तुमची जबाबदारी आहे. अतिरिक्त समर्थनासाठी तुमच्या स्थानिक मायक्रोचिप विक्री कार्यालयाशी संपर्क साधा किंवा येथे अतिरिक्त समर्थन मिळवा www.microchip.com/en-us/support/design-help/client-support-services.
  • ही माहिती मायक्रोचिप द्वारे "जशी आहे तशी" प्रदान केली जाते. MICROCHIP कोणत्याही प्रकारचे कोणतेही प्रतिनिधित्व किंवा हमी देत ​​नाही मग ते व्यक्त किंवा निहित, लिखित किंवा मौखिक, वैधानिक किंवा अन्यथा, माहितीशी संबंधित परंतु मर्यादित नसलेले गैर-उल्लंघन, व्यापारीता आणि विशिष्ट हेतूसाठी योग्यता, किंवा त्याच्या स्थिती, गुणवत्ता किंवा कार्यप्रदर्शनाशी संबंधित हमी.
  • कोणत्याही अप्रत्यक्ष, विशेष, दंडात्मक, आकस्मिक, किंवा परिणामी नुकसान, नुकसान, खर्च किंवा कोणत्याही प्रकारच्या खर्चासाठी मायक्रोचिप जबाबदार राहणार नाही, ज्याचा वापर आयव्होरिनेटशी संबंधित असेल. HIP चा सल्ला दिला गेला आहे संभाव्यता किंवा नुकसान अंदाजे आहेत. कायद्याने परवानगी दिलेल्या पूर्ण मर्यादेपर्यंत, माहिती किंवा तिच्या वापराशी संबंधित कोणत्याही प्रकारे सर्व दाव्यांवर मायक्रोचिपची संपूर्ण उत्तरदायित्व फीची संख्या ओलांडणार नाही, जर काही असेल तर, तरीही ATION.
  • लाइफ सपोर्ट आणि/किंवा सुरक्षा अनुप्रयोगांमध्ये मायक्रोचिप उपकरणांचा वापर पूर्णपणे खरेदीदाराच्या जोखमीवर आहे आणि खरेदीदार अशा वापरामुळे होणारे कोणतेही नुकसान, दावे, दावे किंवा खर्चापासून निरुपद्रवी मायक्रोचिपचे रक्षण करण्यास, नुकसानभरपाई देण्यास आणि ठेवण्यास सहमती देतो. कोणत्याही मायक्रोचिप बौद्धिक संपदा अधिकारांतर्गत कोणताही परवाना स्पष्टपणे किंवा अन्यथा सांगितल्याशिवाय दिला जात नाही.

ट्रेडमार्क

  • मायक्रोचिपचे नाव आणि लोगो, मायक्रोचिप लोगो, Adaptec, AVR, AVR लोगो, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, MACHLX, MAXLEX, लिंक MediaLB, megaAVR, Microsemi, Microsemi लोगो, MOST, MOST लोगो, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 लोगो, PolarFire, Prochip डिझायनर, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST, SST, SST, Logo Logo , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron आणि XMEGA हे यूएसए आणि इतर देशांमध्ये मायक्रोचिप टेक्नॉलॉजी इनकॉर्पोरेटेडचे ​​नोंदणीकृत ट्रेडमार्क आहेत.
  • AgileSwitch, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motor bench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus लोगो, Quiet-World, SmartFit, SWW, , TimeCesium, TimeHub, TimePictra, TimeProvider, आणि ZL हे यूएसए मधील मायक्रोचिप तंत्रज्ञानाचे नोंदणीकृत ट्रेडमार्क आहेत.
  • संलग्न की सप्रेशन, AKS, analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoAuthentication, CryptoAutomotive, CryptoCDP, DPIEMCompanet डायनॅमिक सरासरी जुळणी , DAM, ECAN, Espresso T1S, EtherGREEN, EyeOpen, GridTime, IdealBridge, IGaT, इन-सर्किट सिरीयल प्रोग्रामिंग, ICSP, INICnet, इंटेलिजेंट पॅरललिंग, IntelliMOS, इंटर-चिप कनेक्टिव्हिटी, JitterBlocker, Knob-Cnob-Cnob-Con-Play, इंटर-चिप कनेक्टिव्हिटी कमालView, मेम्ब्रेन, मिंडी, MiWi, MPASM, MPF, MPLAB प्रमाणित लोगो, MPLIB, MPLINK, mSiC, MultiTRAK, NetDetach, सर्वज्ञ कोड जनरेशन, PICDEM, PICDEM.net, PICkit, PICtail, Power MOS IV, Power MOS 7, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, RTAX, RTG4, SAM-ICE, Serial Quad I/O,
  • साधा नकाशा, सिम्पलीपीएचवाय, स्मार्टबफर, स्मार्टएचएलएस, स्मार्ट-आयएस, स्टोरक्लॅड, एसक्यूआय, सुपरस्विचर, सुपरस्विचर II, स्विचटेक, सिंक्रोपीएचवाय, टोटल एंड्युरन्स, ट्रस्टेड टाइम, टीएसएचआरसी, ट्युरिंग, यूएसबीचेक, व्हेरिसेन्स, व्हेक्टरब्लॉक्स, व्हेरिपीएचवाय, Viewस्पॅन, वायपरलॉक,
  • XpressConnect आणि ZENA हे अमेरिका आणि इतर देशांमध्ये समाविष्ट असलेल्या मायक्रोचिप टेक्नॉलॉजीचे ट्रेडमार्क आहेत.
  • SQTP हे यूएसए मधील मायक्रोचिप तंत्रज्ञानाचे सेवा चिन्ह आहे
  • Adaptec लोगो, फ्रिक्वेन्सी ऑन डिमांड, सिलिकॉन स्टोरेज टेक्नॉलॉजी आणि Symmcom हे इतर देशांमधील Microchip Technology Inc. चे नोंदणीकृत ट्रेडमार्क आहेत.
  • GestIC हा मायक्रोचिप टेक्नॉलॉजी जर्मनी II GmbH & Co. KG चा नोंदणीकृत ट्रेडमार्क आहे, जो इतर देशांतील Microchip Technology Inc. ची उपकंपनी आहे.
  • येथे नमूद केलेले इतर सर्व ट्रेडमार्क त्यांच्या संबंधित कंपन्यांची मालमत्ता आहेत.
  • © 2024, Microchip Technology Incorporated आणि त्याच्या उपकंपन्या. सर्व हक्क राखीव.
  • ISBN: 9781668339879

गुणवत्ता व्यवस्थापन प्रणाली

  • मायक्रोचिपच्या क्वालिटी मॅनेजमेंट सिस्टम्सच्या माहितीसाठी, कृपया भेट द्या www.microchip.com/quality.

जगभरातील विक्री आणि सेवा

अमेरिका आशिया/पॅसिफिक आशिया/पॅसिफिक युरोप
कॉर्पोरेट कार्यालय

2355 वेस्ट चँडलर Blvd. चांडलर, AZ 85224-6199

दूरध्वनी: ५७४-५३७-८९००

फॅक्स: ५७४-५३७-८९००

तांत्रिक समर्थन: www.microchip.com/support Web पत्ता: www.microchip.com

अटलांटा

दुलुथ, जी.ए

दूरध्वनी: ५७४-५३७-८९००

फॅक्स: ५७४-५३७-८९००

ऑस्टिन, TX

दूरध्वनी: ५७४-५३७-८९००

बोस्टन Westborough, MA दूरध्वनी: ५७४-५३७-८९००

फॅक्स: ५७४-५३७-८९००

शिकागो

इटास्का, आयएल

दूरध्वनी: ५७४-५३७-८९००

फॅक्स: ५७४-५३७-८९००

डॅलस

अ‍ॅडिसन, टीएक्स

दूरध्वनी: ५७४-५३७-८९००

फॅक्स: ५७४-५३७-८९००

डेट्रॉईट

नोव्ही, एमआय

दूरध्वनी: ५७४-५३७-८९००

ह्यूस्टन, TX

दूरध्वनी: ५७४-५३७-८९००

इंडियानापोलिस Noblesville, IN Tel: ५७४-५३७-८९००

फॅक्स: ५७४-५३७-८९००

दूरध्वनी: ५७४-५३७-८९००

लॉस एंजेलिस मिशन व्हिएजो, CA दूरध्वनी: ५७४-५३७-८९००

फॅक्स: ५७४-५३७-८९००

दूरध्वनी: ५७४-५३७-८९००

रॅले, NC

दूरध्वनी: ५७४-५३७-८९००

नवीन यॉर्क, NY

दूरध्वनी: ५७४-५३७-८९००

सॅन जोस, CA

दूरध्वनी: ५७४-५३७-८९००

दूरध्वनी: ५७४-५३७-८९००

कॅनडा टोरंटो

दूरध्वनी: ५७४-५३७-८९००

फॅक्स: ५७४-५३७-८९००

ऑस्ट्रेलिया सिडनी

दूरध्वनी: 61-2-9868-6733

चीन - बीजिंग

दूरध्वनी: 86-10-8569-7000

चीन - चेंगडू

दूरध्वनी: 86-28-8665-5511

चीन - चोंगकिंग

दूरध्वनी: 86-23-8980-9588

चीन - डोंगगुआन

दूरध्वनी: 86-769-8702-9880

चीन - ग्वांगझू

दूरध्वनी: 86-20-8755-8029

चीन - हांगझोऊ

दूरध्वनी: 86-571-8792-8115

चीन हाँग काँग SAR

दूरध्वनी: ८८६-३-५५०८१३७

चीन - नानजिंग

दूरध्वनी: 86-25-8473-2460

चीन - किंगदाओ

दूरध्वनी: 86-532-8502-7355

चीन - शांघाय

दूरध्वनी: 86-21-3326-8000

चीन - शेनयांग

दूरध्वनी: 86-24-2334-2829

चीन - शेन्झेन

दूरध्वनी: 86-755-8864-2200

चीन - सुझोऊ

दूरध्वनी: 86-186-6233-1526

चीन - वुहान

दूरध्वनी: 86-27-5980-5300

चीन - शियान

दूरध्वनी: 86-29-8833-7252

चीन - झियामेन

दूरध्वनी: ८८६-३-५५०८१३७

चीन - झुहाई

दूरध्वनी: ८८६-३-५५०८१३७

भारत बंगलोर

दूरध्वनी: 91-80-3090-4444

भारत - नवी दिल्ली

दूरध्वनी: 91-11-4160-8631

भारत पुणे

दूरध्वनी: 91-20-4121-0141

जपान ओसाका

दूरध्वनी: 81-6-6152-7160

जपान टोकियो

दूरध्वनी: ८१-३-६८८०- ३७७०

कोरिया - डेगू

दूरध्वनी: 82-53-744-4301

कोरिया - सोल

दूरध्वनी: 82-2-554-7200

मलेशिया - क्वाला लंपूर

दूरध्वनी: 60-3-7651-7906

मलेशिया - पेनांग

दूरध्वनी: 60-4-227-8870

फिलीपिन्स मनिला

दूरध्वनी: 63-2-634-9065

सिंगापूर

दूरध्वनी: ८८६-३-५५०८१३७

तैवान - हसीन चू

दूरध्वनी: 886-3-577-8366

तैवान - काओशुंग

दूरध्वनी: 886-7-213-7830

तैवान - तैपेई

दूरध्वनी: 886-2-2508-8600

थायलंड - बँकॉक

दूरध्वनी: 66-2-694-1351

व्हिएतनाम - हो ची मिन्ह

दूरध्वनी: 84-28-5448-2100

ऑस्ट्रिया वेल्स

दूरध्वनी: 43-7242-2244-39

फॅक्स: ८८६-२-२९९५-६६४९

डेन्मार्क कोपनहेगन

दूरध्वनी: ८८६-३-५५०८१३७

फॅक्स: ८८६-३-५५०८१३१

फिनलंड एस्पू

दूरध्वनी: 358-9-4520-820

फ्रान्स - पॅरिस

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

जर्मनी गार्चिंग

दूरध्वनी: ८८६-३-५५०८१३७

जर्मनी हान

दूरध्वनी: ८८६-३-५५०८१३७

जर्मनी हेलब्रॉन

दूरध्वनी: ८८६-३-५५०८१३७

जर्मनी कार्लस्रुहे

दूरध्वनी: ८८६-३-५५०८१३७

जर्मनी म्युनिक

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

जर्मनी रोझेनहेम

दूरध्वनी: 49-8031-354-560

इस्रायल रा'आनाना

दूरध्वनी: 972-9-744-7705

इटली - मिलान

दूरध्वनी: ८८६-३-५५०८१३७

फॅक्स: ८८६-३-५५०८१३१

इटली - पाडोवा

दूरध्वनी: ८८६-३-५५०८१३७

नेदरलँड्स - ड्रुनेन

दूरध्वनी: ८८६-३-५५०८१३७

फॅक्स: ८८६-३-५५०८१३१

नॉर्वे ट्रॉन्डहेम

दूरध्वनी: ०२१-६३१९६४७

पोलंड - वॉर्सा

दूरध्वनी: ८८६-३-५५०८१३७

रोमानिया बुखारेस्ट

Tel: 40-21-407-87-50

स्पेन - माद्रिद

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

स्वीडन - गोटेन्बर्ग

Tel: 46-31-704-60-40

स्वीडन - स्टॉकहोम

दूरध्वनी: 46-8-5090-4654

यूके - वोकिंगहॅम

दूरध्वनी: 44-118-921-5800

फॅक्स: ८८६-२-२९९५-६६४९

कागदपत्रे / संसाधने

MICROCHIP v2.3 Gen 2 डिव्हाइस कंट्रोलर [pdf] वापरकर्ता मार्गदर्शक
v2.3, v2.2, v2.3 Gen 2 डिव्हाइस कंट्रोलर, v2.3, Gen 2 डिव्हाइस कंट्रोलर, डिव्हाइस कंट्रोलर, कंट्रोलर

संदर्भ

एक टिप्पणी द्या

तुमचा ईमेल पत्ता प्रकाशित केला जाणार नाही. आवश्यक फील्ड चिन्हांकित आहेत *