सामग्री लपवा

इंटेल-लोगो

इंटेल MAX 10 पॉवर व्यवस्थापन

intel-MAX-10-Power-Management-product-image

क्षणिक प्रवाहाचे मूल्य कॅरेक्टरायझेशन बोर्डवरील शून्य डीकपलिंग कॅपेसिटन्सवर आधारित आहे. तुमच्या डिझाइन बोर्डवर डिकपलिंग कॅपेसिटन्स जोडल्यानंतर निरीक्षण केलेले मूल्य प्रकाशित मूल्यापेक्षा कमी असेल. इंटेल सॉफ्ट स्टार्ट रेग्युलेटर वापरण्याची शिफारस करते जे डिव्हाइस चालू असताना क्षणिक प्रवाह कमी करण्यास सक्षम आहे.

Intel® MAX® 10 पॉवर मॅनेजमेंट ओव्हरview

Intel® MAX® 10 उपकरणे खालील वीज पुरवठा उपकरण पर्याय देतात:

  • सिंगल-सप्लाय डिव्हाईस—जास्तीत जास्त सुविधा आणि बोर्ड साधेपणा प्रदान करताना 1 V किंवा 3.0 V चा 3.3 बाह्य वीज पुरवठा आवश्यक आहे.
  • ड्युअल-सप्लाय डिव्हाईस—सर्वाधिक वैशिष्ट्ये, सर्वोच्च कार्यप्रदर्शन आणि सर्वात कमी पॉवर सोल्यूशन ऑफर करताना 2 V आणि 1.2 V चे 2.5 बाह्य उर्जा पुरवठा आवश्यक आहे.

संबंधित माहिती

  • पृष्ठ 10 वर इंटेल MAX 4 पॉवर मॅनेजमेंट वैशिष्ट्ये आणि आर्किटेक्चर
    उर्जा व्यवस्थापन वैशिष्ट्ये आणि आर्किटेक्चर बद्दल माहिती प्रदान करते.
  • इंटेल MAX 10 पॉवर मॅनेजमेंट वापरकर्ता मार्गदर्शक संग्रहण पृष्ठ 21 वर मागील आवृत्त्यांसाठी वापरकर्ता मार्गदर्शकांची सूची प्रदान करते.

इंटेल MAX 10 पॉवर मॅनेजमेंट वैशिष्ट्ये आणि आर्किटेक्चर

Intel MAX 10 पॉवर ऑप्टिमायझेशन वैशिष्ट्ये खालीलप्रमाणे आहेत:

  • एकल-पुरवठा किंवा दुहेरी-पुरवठा डिव्हाइस पर्याय
  • पॉवर-ऑन रीसेट (POR) सर्किटरी
  • पॉवर मॅनेजमेंट कंट्रोलर योजना
  • गरम सॉकेटिंग
वीज पुरवठा उपकरण पर्याय

सिंगल-सप्लाय डिव्हाइस
Intel MAX 10 सिंगल-सप्लाय डिव्हाइसेसना फक्त 3.0- किंवा 3.3-V बाह्य वीज पुरवठ्याची आवश्यकता असते. बाह्य वीज पुरवठा Intel MAX 10 डिव्हाइस VCC_ONE आणि VCCA पॉवर पिनसाठी इनपुट म्हणून काम करतो. हा बाह्य वीज पुरवठा नंतर अंतर्गत व्हॉल्यूमद्वारे नियंत्रित केला जातोtagइंटेल MAX 10 सिंगल-सप्लाय डिव्हाईस मधील e रेग्युलेटर 1.2 V. 1.2-V व्हॉल्यूमtagकोर लॉजिक ऑपरेशनद्वारे e स्तर आवश्यक आहे.intel-MAX-10-Power-Management-1
Intel MAX 10 सिंगल-सप्लाय डिव्हाइस

intel-MAX-10-Power-Management-2

दुहेरी-पुरवठा यंत्र
Intel MAX 10 ड्युअल-सप्लाय डिव्हाइसेसना डिव्हाइस कोर लॉजिक आणि परिघ ऑपरेशनसाठी 1.2 V आणि 2.5 V आवश्यक आहे.

इंटेल MAX 10 पॉवर सप्लाई डिव्हाइस पर्यायांची तुलना

वैशिष्ट्ये एकल-पुरवठा साधन दुहेरी-पुरवठा यंत्र
खंडtagई नियामक संख्या (1) 1 2
कोर आणि I/O कामगिरी कमी उच्च

Intel MAX 10 सिंगल-सप्लाय डिव्‍हाइसेससाठी, FPGA च्‍या कोरला पॉवर करण्‍यासाठी फक्त एक वीज पुरवठा आवश्यक आहे—3.0 V किंवा 3.3 V. समान 3.0 V किंवा 3.3 V वॉल्यूम असल्यास समान वीज पुरवठा I/O ला उर्जा देण्यासाठी वापरला जाऊ शकतोtage आवश्यक आहे. जर भिन्न I/O व्हॉल्यूमtage वापरला जातो, नंतर अतिरिक्त व्हॉल्यूमtage नियामकांची आवश्यकता असेल.
Intel MAX 10 ड्युअल-सप्लाय डिव्‍हाइसेससाठी, डिव्‍हाइस कोर, परिघ, फेज-लॉक्ड लूप (पीएलएल) आणि अॅनालॉग-टू-डिजिटल कन्वर्टर्स (ADC) ब्लॉकला वीज पुरवण्‍यासाठी दोन पॉवर सप्लाई आवश्यक आहेत—1.2 V आणि 2.5 V. I/O मानक व्हॉल्यूमवर अवलंबूनtagई आवश्यकता, तुम्ही दोन किंवा अधिक व्हॉल्यूम वापरू शकताtage नियामक.
Intel MAX 10 ड्युअल-सप्लाय डिव्‍हाइसमध्‍ये FPGA कोरसाठी पॉवर रेल बाहेरून पुरवले जात असल्याने, बोर्डवर उच्च कार्यक्षमतेने स्विचिंग पॉवर सप्‍प्‍ल्‍स वापरून डिझाईनला पॉवरसाठी अनुकूल केले जाऊ शकते. इंटेल MAX 10 सिंगल-सप्लाय डिव्हाइसेसच्या अंतर्गत रेखीय नियामकांच्या तुलनेत वापरल्या जाणार्‍या रेग्युलेटरच्या वाढीव कार्यक्षमतेइतकी उर्जा बचत होईल. जर Intel MAX 10 ड्युअल-सप्लाय डिव्‍हाइसेसना उर्जा देण्यासाठी रेखीय नियामकांचा वापर केला असेल, तर Intel MAX 10 ड्युअल-सप्लाई डिव्‍हाइसेसचा वीज वापर अंदाजे इंटेल MAX 10 सिंगल-सप्लाई डिव्‍हाइसेसच्‍या समान असेल.
सिंगल-सप्लाय डिव्‍हाइसचे डिव्‍हाइस कार्यप्रदर्शन ड्युअल सप्लाई डिव्‍हाइसपेक्षा कमी असते. LVDS, स्यूडो-LVDS, डिजिटल सिग्नल प्रोसेसिंग (DSP) आणि अंतर्गत मेमरी कार्यक्षमतेच्या दृष्टीने कार्यप्रदर्शनातील फरकासाठी, Intel MAX 10 FPGA डिव्हाइस डेटाशीट पहा.

संबंधित माहिती
इंटेल MAX 10 FPGA डिव्हाइस डेटाशीट
LVDS, स्यूडो-LVDS, DSP, आणि अंतर्गत मेमरी कार्यक्षमतेच्या दृष्टीने इंटेल MAX 10 कार्यप्रदर्शन फरकाबद्दल तपशील प्रदान करते.

वीज पुरवठा डिझाइन
Intel MAX 10 सिंगल- किंवा ड्युअल-सप्लाय डिव्‍हाइससाठी पॉवर ट्री डिझाईन करणे हे स्टॅटिक आणि डायनॅमिक पॉवर, तसेच I/O आणि इतर वैशिष्ट्यांच्या वापरावर अवलंबून बदलू शकते.
Intel MAX 10 FPGA डिव्हाइस फॅमिली पिन कनेक्शन मार्गदर्शक तत्त्वे Intel MAX 10 डिव्हाइसला पॉवर करण्यासाठी इनपुटचे गट कसे करावे याबद्दल अधिक तपशीलवार शिफारस प्रदान करते. Intel MAX 10 उपकरणांसाठी अर्ली पॉवर एस्टिमेटर्स (EPE) टूल इनपुट रेल पॉवर आवश्यकता आणि प्रत्येक विशिष्ट Intel MAX 10 वापर केसवर आधारित विशिष्ट उपकरण शिफारसी प्रदान करते.
वैयक्तिक इनपुट रेल खंडtage, वर्तमान आवश्यकता, आणि इनपुट रेल्वे गटांचा सारांश अहवाल टॅबवर दिला आहे.
Intel MAX 10 सिंगल-सप्लाय डिव्‍हाइसेसमध्‍ये VCC_ONE चा जास्तीत जास्त वीज वापर आहे, खालील तक्त्यामध्ये सूचीबद्ध केल्याप्रमाणे. कमाल शक्तीच्या पलीकडे जाणारे डिझाइन चालवणे
Intel MAX 10 सिंगल-सप्लाय डिव्‍हाइसच्‍या VCC_ONE वापरामुळे डिव्‍हाइसवर फंक्शनल समस्‍या येऊ शकते. म्हणून, आपले डिव्हाइस कमाल मर्यादा ओलांडत नाही याची खात्री करा
जेव्हा तुम्ही EPE स्प्रेडशीट वापरून तुमच्या डिझाइनच्या वीज वापराचे विश्लेषण करता तेव्हा VCC_ONE चा वीज वापर.
इंटेल MAX 10 सिंगल-सप्लाय उपकरणांसाठी VCC_ONE चा कमाल वीज वापर

साधन कमाल वीज वापर (W)
10M02S 0.778
10M04S 1.362
10M08S 1.362
10M16S 2.270
10M25S 2.943
10M40S 5.267
10M50S 5.267

संबंधित माहिती
Intel MAX 10 FPGA डिव्हाइस फॅमिली पिन कनेक्शन मार्गदर्शक तत्त्वे
Intel MAX 10 डिव्‍हाइसला पॉवर करण्‍यासाठी इनपुटचे गट कसे करायचे याबद्दल अधिक तपशीलवार शिफारसी देते.
अर्ली पॉवर एस्टिमेटर्स (ईपीई) आणि पॉवर अॅनालायझर

क्षणिक प्रवाह
Intel MAX 10 डिव्हाइसेस पॉवर अप करताना तुम्ही VCCIO पॉवर सप्लायमध्ये क्षणिक प्रवाह पाहू शकता. VCCIO चा क्षणिक प्रवाह सर्व VCCIO vol वर लागू होतोtagइंटेल MAX 10 उपकरणाद्वारे समर्थित e स्तर.

Intel MAX 10 उपकरणांसाठी कमाल VCCIO पॉवर सप्लाय चंचल वर्तमान

साधन कमाल वीज पुरवठा क्षणिक करंट (mA) कालावधी
10M02 220 आर च्या 25%amp वेळ
10M04 290
10M08 300
10M16 430
10M25 510
10M40 670
10M50 680

क्षणिक प्रवाहाचे मूल्य कॅरेक्टरायझेशन बोर्डवरील शून्य डीकपलिंग कॅपेसिटन्सवर आधारित आहे. तुमच्या डिझाइन बोर्डवर डिकपलिंग कॅपेसिटन्स जोडल्यानंतर निरीक्षण केलेले मूल्य प्रकाशित मूल्यापेक्षा कमी असेल. इंटेल सॉफ्ट स्टार्ट रेग्युलेटर वापरण्याची शिफारस करते जे डिव्हाइस चालू असताना क्षणिक प्रवाह कमी करण्यास सक्षम आहे.

पॉवर-ऑन रीसेट सर्किट

POR सर्किटरी Intel MAX 10 डिव्हाइसला रिसेट स्थितीत ठेवते जोपर्यंत डिव्हाइस पॉवर अप दरम्यान सर्व वीज पुरवठा शिफारस केलेल्या ऑपरेटिंग श्रेणीपर्यंत पोहोचत नाही. वैयक्तिक वीज पुरवठा कमाल वीज पुरवठा r मध्ये शिफारस केलेल्या ऑपरेटिंग श्रेणीपर्यंत पोहोचला पाहिजेamp वेळ, टीआरAMP.
जर आरamp वेळ, टीआरAMP, भेटले नाही, Intel MAX 10 डिव्हाइस I/O पिन आणि प्रोग्रामिंग रजिस्टर्स ट्राय-स्टेड राहतात, ज्या दरम्यान डिव्हाइस कॉन्फिगरेशन अयशस्वी होऊ शकते.
इंटेल MAX 10 डिव्हाइस POR सर्किट पॉवर अप दरम्यान खालील पॉवर रेलचे निरीक्षण करते वीज पुरवठा डिव्हाइस पर्यायांकडे दुर्लक्ष करून:

  • VCC किंवा विनियमित VCC_ONE
  • बँक 1B आणि 8 (2) चे VCCIO
  • VCCA

POR सर्किटरी हे देखील सुनिश्चित करते की I/O बँक 1B आणि 8(2) चे VCCIO स्तर ज्यामध्ये कॉन्फिगरेशन पिन असतात कॉन्फिगरेशन ट्रिगर होण्यापूर्वी स्वीकार्य स्तरावर पोहोचतात.

पीओआर सर्किटरीद्वारे पॉवर सप्लायचे निरीक्षण केले जाते आणि त्याचे परीक्षण केले जात नाही

वीज पुरवठा उपकरण पर्याय वीज पुरवठ्याचे निरीक्षण केले वीज पुरवठ्याचे निरीक्षण केले नाही
एकल-पुरवठा यंत्र • नियमन केलेले व्हीCC_ONE

• VCCA

• VCCIO (3)

दुहेरी-पुरवठा यंत्र • व्हीCC

• VCCA

• VCCIO(3)

• VCCD_PLL

• VCCA_ADC

• VCCINT

इंटेल MAX 10 POR सर्किटरी प्रत्येक कॉन्फिगरेशन-संबंधित वीज पुरवठ्याचे स्वतंत्रपणे निरीक्षण करण्यासाठी स्वतंत्र POR-डिटेक्टिंग सर्किटरी वापरते. सर्व वैयक्तिक पीओआर डिटेक्टरचे आउटपुट मुख्य पीओआर सर्किटरी गेट करतात. कंट्रोल ब्लॉकला डिव्हाइस कॉन्फिगर करण्यास परवानगी देण्यापूर्वी मुख्य POR सर्किटरी सर्व वैयक्तिक POR सर्किटरी POR सिग्नल सोडण्याची प्रतीक्षा करते. शेवटच्या आर नंतर मुख्य पीओआर सोडला जातोamp-अप पॉवर पीओआर ट्रिप स्तरावर पोहोचते आणि त्यानंतर पीओआर विलंब होतो.
नियंत्रीत वीज पुरवठा आरamp Up

intel-MAX-10-Power-Management-3

  • प्रत्येक वैयक्तिक वीज पुरवठा निर्दिष्ट tR मध्ये शिफारस केलेल्या ऑपरेटिंग श्रेणीपर्यंत पोहोचला पाहिजेAMP.
  • कॉन्फिगरेशन पूर्ण होण्यापूर्वी सर्व VCCIO बँकांनी शिफारस केलेल्या ऑपरेटिंग स्तरापर्यंत पोहोचणे आवश्यक आहे.
  • Intel MAX 2.5 उपकरणांसाठी POR विलंबाचे विशिष्ट मूल्य 10 ms आहे.

Intel MAX 10 उपकरणांसाठी सरलीकृत POR आकृती

intel-MAX-10-Power-Management-4

इंटेल MAX 10 डिव्हाइस वापरकर्ता मोडमध्ये प्रवेश केल्यानंतर, POR सर्किट निरीक्षण करणे सुरू ठेवते
VCCA आणि VCC वीज पुरवठा. हे वापरकर्ता मोड दरम्यान तपकिरी-आउट स्थिती शोधण्यासाठी आहे. जर VCCA किंवा VCC voltages वापरकर्ता मोड दरम्यान POR ट्रिप पॉइंटच्या खाली जाते, मुख्य POR सिग्नल ठामपणे सांगितले जाते. जेव्हा मुख्य POR सिग्नल ठामपणे सांगितले जाते, तेव्हा
डिव्हाइस रीसेट स्थितीत सक्ती केली आहे. VCCIO(3) चे POR सर्किटरीद्वारे परीक्षण केले जाते. VCCIO(3) च्या घटनेत खंडtage वापरकर्ता मोड दरम्यान थेंब, POR सर्किट डिव्हाइस रीसेट करत नाही. तथापि, POR सर्किट VCCIO व्हॉल्यूमचे निरीक्षण करतेtagशेवटची पॉवर रेल त्याच्या ट्रिप पॉइंटवर पोहोचल्यानंतर e 9 ms पर्यंत ड्रॉप करा.

झटपट-ऑन सपोर्ट
काही ऍप्लिकेशन्समध्ये, ऑपरेशन सुरू करण्यासाठी डिव्हाइसला खूप लवकर जागे होणे आवश्यक आहे. Intel MAX 10 डिव्हाइस जलद वेक-अप टाइम ऍप्लिकेशन्सना समर्थन देण्यासाठी इन्स्टंट-ऑन वैशिष्ट्य देते. इन्स्टंट-ऑन वैशिष्ट्यासह, Intel MAX 10 उपकरणे मॉनिटर केलेल्या वीज पुरवठ्यासाठी POR ट्रिपनंतर थोड्या विलंबाने कॉन्फिगरेशन मोडमध्ये थेट प्रवेश करू शकतात.

पॉवर मॅनेजमेंट कंट्रोलर योजना

पॉवर मॅनेजमेंट कंट्रोलर स्कीम तुम्हाला रनटाइम दरम्यान काही अॅप्लिकेशन्स स्लीप मोडमध्ये वाटप करण्याची परवानगी देते. हे तुम्हाला डिझाईनचे काही भाग बंद करण्यास सक्षम करते, त्यामुळे डायनॅमिक पॉवरचा वापर कमी होतो. तुम्ही 1 ms पेक्षा कमी वेगवान वेक-अप वेळेसह तुमचा अनुप्रयोग पुन्हा-सक्षम करू शकता.

पॉवर मॅनेजमेंट कंट्रोलर आर्किटेक्चरintel-MAX-10-Power-Management-5

Intel MAX 10 डिव्हाइसमध्ये हार्डवेअर वैशिष्ट्ये आहेत जी स्लीप मोड दरम्यान कमी-पॉवर स्थिती व्यवस्थापित करण्यासाठी I/O पॉवर डाउन आणि ग्लोबल क्लॉक (GCLK) गेटिंग सक्षम करतात. तुमचा अॅप्लिकेशन निष्क्रिय किंवा स्लीप मोडमध्ये असताना तुम्ही I/O बफर डायनॅमिकली पॉवर डाउन करू शकता. एक माजीample हे डिजिटल सिंगल लेन्स रिफ्लेक्स DSLR कॅमेरा अॅप्लिकेशन आहे जिथे LVDS I/O ला निष्क्रिय स्थितीत बंद करणे आवश्यक आहे. कोणत्याही बटणांना स्पर्श न करता, कॅमेरा चालू असताना स्क्रीन बंद होते. Intel MAX 10 उपकरणांमध्ये लागू केलेल्या लो-पॉवर वैशिष्ट्यांचा वापर करून संदर्भ डिझाइन म्हणून सॉफ्ट पॉवर व्यवस्थापन नियंत्रक प्रदान करते. तुम्ही तुमच्या अर्जावर आधारित संदर्भ डिझाइनमध्ये बदल करू शकता. सॉफ्ट पॉवर मॅनेजमेंट कंट्रोलरमध्ये स्लीप मोड दरम्यान I/O बफर आणि GCLK गेटिंग डाउन करून लो-पॉवर स्टेट मोडचे व्यवस्थापन करण्यासाठी एक साधे मर्यादित स्टेट मशीन (FSM) समाविष्ट आहे.
सर्व Intel MAX 10 उपकरणांमध्ये क्लॉक गेटिंगसाठी हार्डवेअर वैशिष्ट्ये आहेत. 10M16, 10M25, 10M40 आणि 10M50 उपकरणांमध्ये I/O पॉवर डाउनसाठी हार्डवेअर वैशिष्ट्ये आहेत. हार्डवेअर वैशिष्ट्यांसह, तुम्ही परिभाषित केलेल्या सॉफ्ट पॉवर मॅनेजमेंट कंट्रोलरचा वापर करून तुम्ही स्लीप मोड दरम्यान लो-पॉवर स्थिती व्यवस्थापित करू शकता.
तुम्ही FPGA कोर फॅब्रिकमध्ये पॉवर मॅनेजमेंट कंट्रोलर लागू करू शकता ज्यामध्ये किमान एक I/O पोर्ट स्लीप मोड एंटर आणि एक्झिट सिग्नलसाठी आरक्षित आहे.

अंतर्गत ऑसिलेटर
अंतर्गत ऑसीलेटर पॉवर मॅनेजमेंट कंट्रोलर ऑपरेशन घड्याळ करतो. अंतर्गत आंदोलक फ्लॅश वरून कोरकडे नेले जाते. अंतर्गत ऑसीलेटर पॉवर मॅनेजमेंट कंट्रोलरला वेक-अप इव्हेंट आणि स्लीप मोड इव्हेंट शोधण्यात सक्षम करतो. पॉवर मॅनेजमेंट कंट्रोलर सक्षम असताना अंतर्गत ऑसीलेटर घड्याळ सक्षम करण्यासाठी, तुम्हाला oscena 1 वर सेट करावे लागेल. अंतर्गत ऑसीलेटरच्या घड्याळाच्या वारंवारतेसाठी, Intel MAX 10 FPGA डिव्हाइस डेटाशीट पहा.

संबंधित माहिती
इंटेल MAX 10 FPGA डिव्हाइस डेटाशीट
Intel MAX 10 r बद्दल तपशील प्रदान करतेamp वेळेची आवश्यकता, अंतर्गत आंदोलक घड्याळ वारंवारता आणि हॉट-सॉकेटिंग वैशिष्ट्ये.

I/O बफर पॉवर डाउन
Intel MAX 10 डिव्हाइसमध्ये उच्च-स्थिर उर्जा वापर असलेल्या काही I/O बफरवर डायनॅमिक पॉवर-डाउन वैशिष्ट्य आहे. डायनॅमिक पॉवर-डाउन वैशिष्ट्य फक्त खालील तक्त्यामध्ये I/O मानकांसाठी प्रोग्राम केलेल्या I/O बफरसाठी लागू आहे.

I/O बफर I/O मानके नियंत्रण पोर्ट नियंत्रण सिग्नल क्षमता
इनपुट SSTL, HSTL, HSUL, आणि LVDS झोपत नाही 1 प्रति I/O बँक (4)
आउटपुट सर्व I/O मानक oe 1 प्रति I/O बफर

पॉवर-अप आणि कॉन्फिगरेशन मोड दरम्यान, सॉफ्ट पॉवर मॅनेजमेंट कंट्रोलर अद्याप कॉन्फिगर केलेले नाही आणि नियंत्रण सिग्नल 1 (निष्क्रिय) वर सक्तीने केले जातात. कॉन्फिगरेशन मोडनंतर, पॉवर मॅनेजमेंट कंट्रोलर सक्रिय झाल्यावर, पॉवर मॅनेजमेंट कंट्रोलर डिफॉल्ट कंट्रोल सिग्नल 1 वर करेल. जेव्हा कंट्रोल सिग्नल 0 असतात, तेव्हा पॉवर मॅनेजमेंट कंट्रोलर I/O बफर्सना पॉवर डाउन किंवा ट्राय-स्टेट करतो. त्यानंतर I/O स्लीप मोडमध्ये ठेवले जाते.
Intel MAX 10 डिव्हाइस I/O बफर्सना स्लीप मोड ऑपरेशन दरम्यान मागील स्थिती राखणे आवश्यक आहे. स्लीप मोडमधून बाहेर पडल्यावर तुमच्या मूळ तर्कशास्त्रातील मागील स्थिती कायम राहतील.

ग्लोबल क्लॉक गेटिंग
डायनॅमिक पॉवर-डाउन वैशिष्ट्य फक्त GCLK नेटवर्कमध्ये उपलब्ध आहे. सक्रिय हाय एनआउट सिग्नल नियंत्रित करून तुम्ही GCLK नेटवर्कच्या डायनॅमिक पॉवर-डाउनसाठी पॉवर मॅनेजमेंट कंट्रोलर वापरू शकता. GCLK नेटवर्क्स लॉजिक अॅरे ब्लॉक्स (LABs), DSP, एम्बेडेड मेमरी आणि PLL सारख्या फंक्शनल ब्लॉक्ससाठी लो-स्क्यू क्लॉक स्रोत म्हणून काम करतात.
जेव्हा GCLK नेटवर्क गेट केले जाते, तेव्हा GCLK नेटवर्कद्वारे दिलेले सर्व लॉजिक्स ऑफ-स्टेटमध्ये असतात. यामुळे डिव्हाइसचा एकूण वीज वापर कमी होतो. डायनॅमिक पॉवर-डाउन वैशिष्ट्य कोर लॉजिक्सला GCLK नेटवर्कच्या खालील पॉवर-अप आणि पॉवर-डाउन स्थिती नियंत्रित करण्यास अनुमती देते:

  • समकालिक किंवा असिंक्रोनसपणे पॉवर डाउन
  • असिंक्रोनस पद्धतीने पॉवर अप करा

GCLK गेटिंग

intel-MAX-10-Power-Management-6

हॉट सॉकेटिंग

Intel MAX 10 डिव्हाइस हॉट सॉकेटिंग ऑफर करते, ज्याला हॉट प्लग-इन किंवा हॉट स्वॅप म्हणून देखील ओळखले जाते आणि कोणत्याही बाह्य उपकरणांचा वापर न करता पॉवर सिक्वेन्सिंग सपोर्ट आहे. तुम्ही सिस्टम ऑपरेशन दरम्यान सिस्टममध्ये बोर्डवर Intel MAX 10 डिव्हाइस घालू किंवा काढू शकता. हे चालू असलेल्या सिस्टम बसवर किंवा सिस्टममध्ये घातलेल्या बोर्डवर परिणाम करत नाही.
हॉट-सॉकेटिंग वैशिष्ट्य PCB वर इंटेल MAX 10 डिव्हाइस वापरताना काही अडचणी दूर करते ज्यामध्ये भिन्न व्हॉल्यूमसह उपकरणांचे मिश्रण असते.tage पातळी.
Intel MAX 10 डिव्हाइस हॉट-सॉकेटिंग वैशिष्ट्यासह, तुम्हाला यापुढे बोर्डवरील प्रत्येक डिव्हाइससाठी योग्य पॉवर-अप क्रम सुनिश्चित करण्याची आवश्यकता नाही. Intel MAX 10 डिव्हाइस हॉट-सॉकेटिंग वैशिष्ट्य प्रदान करते:

  • बाह्य घटक किंवा बोर्ड हाताळणीशिवाय बोर्ड किंवा डिव्हाइस घालणे आणि काढणे
  • कोणत्याही पॉवर-अप क्रमासाठी समर्थन
  • हॉट इन्सर्टेशन दरम्यान सिस्टीम बसेसमध्ये अनाहूत I/O बफर

हॉट-सॉकेटिंग तपशील
Intel MAX 10 डिव्हाइस हे हॉट-सॉकेटिंग सुसंगत डिव्हाइस आहे ज्यास कोणत्याही बाह्य घटकांची किंवा विशेष डिझाइन आवश्यकतांची आवश्यकता नाही. Intel MAX 10 डिव्‍हाइसमध्‍ये हॉट-सॉकेटिंग सपोर्ट खालील अॅडव्हान आहेtages:intel-MAX-10-Power-Management-7

  • तुम्ही डिव्हाइसला हानी न करता पॉवर अप करण्यापूर्वी डिव्हाइसेस चालवू शकता.
  • पॉवर अप दरम्यान I/O पिन ट्राय-स्टेड राहतात. पॉवर अप होण्यापूर्वी किंवा चालू असताना डिव्हाइस बाहेर जात नाही, त्यामुळे इतर बसेसवर परिणाम होत नाही.

पॉवर अप करण्यापूर्वी इंटेल MAX 10 डिव्हाइसेस चालवा
पॉवर अप किंवा पॉवर डाउन होण्यापूर्वी किंवा दरम्यान, तुम्ही Intel MAX 10 उपकरणांना हानी न करता I/O पिन, समर्पित इनपुट पिन आणि समर्पित घड्याळ पिनमध्ये सिग्नल चालवू शकता.
Intel MAX 10 डिव्हाइस सिस्टीम-स्तरीय डिझाइन सुलभ करण्यासाठी कोणत्याही पॉवर-अप किंवा पॉवर-डाउन अनुक्रमांना समर्थन देते.

 पॉवर अप दरम्यान I/O पिन ट्राय-स्टेड राहतात
Intel MAX 10 डिव्हाइसचे आउटपुट बफर सिस्टम पॉवर अप किंवा पॉवर डाउन दरम्यान बंद केले जातात. Intel MAX 10 डिव्‍हाइस फॅमिली डिव्‍हाइस कॉन्फिगर होईपर्यंत आणि शिफारस केलेल्या ऑपरेटिंग परिस्थितीत काम करेपर्यंत बाहेर पडत नाही. पॉवर अप किंवा पॉवर डाउन दरम्यान I/O पिन ट्राय-स्टेड असतात.
सामान्यत: हॉट-सॉकेटिंगच्या संदर्भात सेमीकंडक्टर उपकरणांसाठी संभाव्य चिंता म्हणजे लॅच अपची संभाव्यता. जेव्हा विद्युत उपप्रणाली सक्रिय प्रणालीमध्ये गरम-सॉकेट केली जातात तेव्हा लॅच अप होऊ शकते. हॉट-सॉकेटिंग दरम्यान, सिग्नल पिन सक्रिय प्रणालीद्वारे कनेक्ट आणि चालविल्या जाऊ शकतात. वीज पुरवठा डिव्हाइस आणि ग्राउंड प्लेनच्या VCC ला विद्युत प्रवाह प्रदान करण्यापूर्वी हे घडते. या स्थितीमुळे लॅच अप होऊ शकते आणि डिव्हाइसमध्ये VCC ते जमिनीपर्यंत कमी-प्रतिबाधाचा मार्ग होऊ शकतो. परिणामी, डिव्हाइस मोठ्या प्रमाणात विद्युत् प्रवाह वाढवते, संभाव्यत: विद्युत नुकसान होऊ शकते.
I/O बफर्स ​​आणि हॉट-सॉकेटिंग सर्किटरीची रचना हे सुनिश्चित करते की Intel MAX 10 डिव्हाइस कुटुंब हॉट-सॉकेटिंग दरम्यान लॅच अप करण्यासाठी रोगप्रतिकारक आहे.

संबंधित माहिती
इंटेल MAX 10 FPGA डिव्हाइस डेटाशीट
Intel MAX 10 r बद्दल तपशील प्रदान करतेamp वेळेची आवश्यकता, अंतर्गत आंदोलक घड्याळ वारंवारता आणि हॉट-सॉकेटिंग वैशिष्ट्ये.

हॉट-सॉकेटिंग वैशिष्ट्य अंमलबजावणी
हॉट-सॉकेटिंग वैशिष्ट्य पॉवर-अप (VCCIO किंवा VCC पॉवर सप्लाय) किंवा पॉवर-डाउन इव्हेंट दरम्यान आउटपुट बफरला ट्राय-स्टेट करते. जेव्हा VCCIO किंवा VCC थ्रेशोल्ड व्हॉल्यूमच्या खाली असते तेव्हा हॉट-सॉकेटिंग सर्किटरी अंतर्गत HOTSCKT सिग्नल तयार करतेtage पॉवर अप किंवा पॉवर डाउन दरम्यान. HOTSCKT सिग्नल आउटपुट बफर बंद करतो हे सुनिश्चित करण्यासाठी की पिनमधून DC करंट लीक होणार नाही. प्रत्येक I/O पिनमध्ये खालील आकृतीत दाखवलेली सर्किटरी असते. कॉन्फिगरेशन दरम्यान हे पिन ऑपरेट करण्यास सक्षम आहेत याची खात्री करण्यासाठी हॉट-सॉकेटिंग सर्किटमध्ये CONF_DONE आणि nSTATUS पिन समाविष्ट नाहीत. अशा प्रकारे, पॉवर-अप आणि पॉवर-डाउन सीक्वेन्स दरम्यान या पिन बाहेर काढणे हे अपेक्षित वर्तन आहे.

इंटेल MAX 10 उपकरणांसाठी हॉट-सॉकेटिंग सर्किटरी

POR सर्किट व्हॉल्यूमचे निरीक्षण करतेtagवीज पुरवठ्याची e पातळी आणि पॉवर अप दरम्यान I/O पिन ट्राय-स्टेड ठेवते. Intel MAX 10 डिव्हाइस I/O घटक (IOE) मधील कमकुवत पुल-अप रेझिस्टर I/O पिनला तरंगत ठेवतो. खंडtagई सहिष्णुता नियंत्रण सर्किट
VCCIO आणि VCC पुरवठा चालू होण्यापूर्वी I/O पिन चालविण्यापासून संरक्षण करते. डिव्हाइस वापरकर्ता मोडमध्ये नसताना हे I/O पिन बाहेर काढण्यापासून प्रतिबंधित करते.
इंटेल हॉट-सॉकेटिंग ऑपरेशन आणि I/O बफर डिझाइनसाठी संदर्भ म्हणून GND वापरते. योग्य ऑपरेशन सुनिश्चित करण्यासाठी, इंटेल वीज पुरवठा जोडण्यापूर्वी बोर्ड दरम्यान GND जोडण्याची शिफारस करते. हे तुमच्या बोर्डवरील GND ला तुमच्या बोर्डवरील इतर घटकांद्वारे पॉवरच्या मार्गाने अनवधानाने खेचले जाण्यापासून प्रतिबंधित करते. खेचलेल्या GND मुळे आय/ओ व्हॉल्यूम आउट-ऑफ-स्पेसिफिकेशन होऊ शकतेtagई किंवा इंटेल FPGA सह वर्तमान स्थिती.

पॉवर मॅनेजमेंट कंट्रोलर संदर्भ डिझाइन

हे संदर्भ डिझाइन Intel MAX 10 उपकरणांमध्ये समर्थित कमी-शक्ती वैशिष्ट्याचा वापर करते. खालील आकृती पॉवर मॅनेजमेंट कंट्रोलर संदर्भ डिझाइनमधील संबंधित ब्लॉक आकृती दर्शवते.
पॉवर मॅनेजमेंट कंट्रोलर ब्लॉक डायग्राम

intel-MAX-10-Power-Management-8

पॉवर मॅनेजमेंट कंट्रोलर संदर्भ डिझाइनचे इनपुट आणि आउटपुट पोर्ट

पोर्ट नाव इनपुट/आउटपुट वर्णन
झोप इनपुट झोपेवर नियंत्रण.
rst_n इनपुट सक्रिय कमी रीसेट सिग्नल.
clk इनपुट घड्याळ सिग्नल.
झोपेची_स्थिती आउटपुट सिस्टमची झोपेची स्थिती. जेव्हा सिस्टीम स्लीप मोड कंडिशनमध्ये प्रवेश करत असते तेव्हा हा सिग्नल उच्च दाबला जातो. जेव्हा सिस्टीम पूर्णपणे स्लीप मोड स्थितीतून बाहेर पडते तेव्हा हा सिग्नल डी-एस्सर्ट केला जातो.
gpio_pad_output[3:0] आउटपुट सामान्य-उद्देश I/O (GPIO) आउटपुट पोर्ट.
cnt_value[७:०] आउटपुट वापरकर्ता लॉजिकमध्ये फ्री-रनिंग काउंटर मूल्य.
cnt_enter_sleep[7:0] आउटपुट जेव्हा सिस्टम स्लीप मोड स्थितीत प्रवेश करत असेल तेव्हा काउंटर मूल्य.
cnt_exit_sleep[7:0] आउटपुट जेव्हा सिस्टम स्लीप मोड स्थितीतून बाहेर पडत असेल तेव्हा काउंटर मूल्य.

पॉवर मॅनेजमेंट कंट्रोलर डिझाइन हे एक FSM आहे जे ग्लोबल क्लॉक्स (GCLKs) आणि I/O बफरला पॉवर डाउन आणि पॉवर अप करण्याची स्थिती दर्शवते. अंतर्गत आंदोलक, घड्याळ नियंत्रण ब्लॉक आणि I/O बफर हे बौद्धिक संपदा (IP) आहेत जे Intel Quartus® Prime सॉफ्टवेअरद्वारे समर्थित आहेत आणि तुम्ही IP कॅटलॉगमधून आयपी इन्स्टंट करू शकता. युजर लॉजिक हे लॉजिक एलिमेंट (LE) आणि एम्बेडेड घटक जसे की डीएसपी आणि तुमच्या डिझाइनमधील अंतर्गत मेमरी वापरून लागू केलेली कोणतीही लॉजिकल सर्किटरी असू शकते. या संदर्भ डिझाइनमध्ये, वापरकर्ता लॉजिक हे फ्री-रनिंग 8-बिट काउंटर आहे. cnt_enter_sleep आणि cnt_exit_sleep पोर्ट वापरकर्ता लॉजिक डेटा करप्शनशिवाय स्लीप मोडमध्ये प्रवेश करू आणि बाहेर पडू शकतो याची खात्री करण्यासाठी वापरला जातो. हे अपेक्षित आहे की cnt_enter_sleep[7:0] आणि cnt_exit_sleep[7:0] वापरकर्ता लॉजिक स्लीप मोडमध्ये प्रवेश केल्यानंतर आणि बाहेर पडल्यानंतर समान मूल्यावर असेल. gpio_pad_output पोर्ट GPIO ची ट्राय-स्टेड स्थिती दाखवतात जेव्हा सिस्टम स्लीप मोडमध्ये असते.

संबंधित माहिती
पॉवर मॅनेजमेंट कंट्रोलर संदर्भ डिझाइन

घड्याळ नियंत्रण ब्लॉक

ALTCLKCTRL Intel FPGA IP कोर (clk_control_altclkctrl) हा इंटेल क्वार्टस प्राइम सॉफ्टवेअरमध्ये प्रदान केलेला IP आहे. हा आयपी उपकरणातील घड्याळ प्रणाली नियंत्रित करण्यासाठी वापरला जातो. GCLK जे डिव्हाइसद्वारे चालवतात ते सक्रिय उच्च ena सिग्नल नियंत्रित करून गतिमानपणे बंद केले जाऊ शकतात. ena पोर्ट हे घड्याळ नियंत्रण IP ब्लॉकचे इनपुट आहे. जेव्हा हा IP इन्स्टंट केला जातो, तेव्हा GCLK ची नियंत्रणे सक्षम करण्यासाठी ena पोर्ट निवडा.

संबंधित माहिती
ALTCLKCTRL इंटेल FPGA IP कोर वापरकर्ता मार्गदर्शक

 I/O बफर

GPIO Lite Intel FPGA IP कोर (altera_gpio_lite) एक इनपुट, आउटपुट किंवा द्विदिशात्मक I/O बफर म्हणून लागू केले आहे. इनपुट बफरचे nsleep पोर्ट आणि आउटपुट बफरचे oe पोर्ट सक्षम करून तुम्ही या I/O बफरची पॉवर डाउन नियंत्रित करू शकता. स्लीप मोड दरम्यान I/O बफर कमी करण्यासाठी पॉवर मॅनेजमेंट कंट्रोलर डिझाइनद्वारे oe आणि nsleep पोर्ट कमी खेचले जातात. जेव्हा काही I/O बफर बंद करणे आवश्यक नसते तेव्हा Intel स्वतंत्र GPIO Lite Intel FPGA IP कोर वापरण्याची शिफारस करते.

संबंधित माहिती
GPIO लाइट इंटेल FPGA IP कोर संदर्भ

 अंतर्गत ऑसिलेटर

इंटरनल ऑसीलेटर इंटेल एफपीजीए आयपी कोर (altera_in_osc) एकदा तुम्ही सक्षम केल्यावर एक फ्री-रनिंग ऑसिलेटर आहे. हा ऑसिलेटर संपूर्ण पॉवर मॅनेजमेंट कंट्रोलर डिझाइनमध्ये चालतो.

संबंधित माहिती
अंतर्गत ऑसिलेटर इंटेल FPGA IP कोर

पॉवर मॅनेजमेंट कंट्रोलर

पॉवर मॅनेजमेंट कंट्रोलर GCLK नेटवर्क आणि I/O बफरच्या पॉवर-अप आणि पॉवर-डाउन अनुक्रमांवर नियंत्रण ठेवण्यासाठी एक साधा FSM लागू करतो.

पॉवर मॅनेजमेंट कंट्रोलरचे एफएसएम

intel-MAX-10-Power-Management-9

राज्यात प्रवेश करत आहे
जेव्हा पॉवर मॅनेजमेंट कंट्रोलर स्लीप इव्हेंट शोधतो, तेव्हा FSM एंटरिंग स्थितीत बदलते आणि I/O बफर आणि GCLK नेटवर्कवर पॉवर-डाउन ऑपरेशन करते. जेव्हा स्लीप सिग्नलचा दावा केला जातो तेव्हा झोपेची घटना शोधली जाते. झोपेची घटना अंतर्गत किंवा बाह्य विनंतीद्वारे ट्रिगर केली जाऊ शकते.

झोपेची अवस्था
I/O बफर आणि GCLK नेटवर्कवरील पॉवर-डाउन ऑपरेशननंतर, FSM स्लीप स्थितीत बदलते आणि वेक-अप इव्हेंटची प्रतीक्षा करते. ही अवस्था स्लीप मोड स्टेट आहे.

राज्यातून बाहेर पडत आहे
जेव्हा पॉवर मॅनेजमेंट कंट्रोलर वेक-अप इव्हेंट शोधतो, तेव्हा FSM बाहेर पडण्याच्या स्थितीत संक्रमण करते आणि I/O बफर आणि GCLK नेटवर्कवर पॉवर-अप ऑपरेशन करते. स्लीप सिग्नल डी-अ‍ॅस्र्टेड केल्यावर एक वेक-अप इव्हेंट शोधला जातो. काही काउंटरवर व्यत्यय किंवा टाइम-आउट यांसारख्या अंतर्गत किंवा बाह्य विनंतीद्वारे वेक-अप इव्हेंट ट्रिगर केला जाऊ शकतो.

जागृत राज्य
I/O बफर आणि GCLK नेटवर्क्सवरील पॉवर-अप ऑपरेशननंतर, FSM अवेक स्थितीत बदलते.
जेव्हा झोपेची घटना पुन्हा सुरू केली जाते तेव्हा ही प्रक्रिया पुनरावृत्ती होते.

स्लीप मोडमध्ये प्रवेश करणे किंवा बाहेर पडणे

पॉवर-अप आणि कॉन्फिगरेशन मोड दरम्यान, स्लीप सिग्नल कमी असणे आवश्यक आहे. जेव्हा स्लीप सिग्नलचा दावा केला जातो, तेव्हा डिव्हाइस लगेच स्लीप मोडमध्ये प्रवेश करते. स्लीप मोडमध्ये प्रवेश केल्यावर, GCLK नेटवर्क्स आणि I/O बफर सारख्या डिव्हाइसची कार्यक्षमता डायनॅमिकली पॉवर डाउन केली जाते- डायनॅमिक पॉवर अपव्यय कमी करण्यासाठी. डिव्हाइस स्लीप मोडमध्ये असताना सर्व कॉन्फिगरेशन डेटा राखून ठेवला जातो.

]स्लीप मोडमध्ये प्रवेश करत आहे
आकृती 10. स्लीप मोड टाइमिंग डायग्राममध्ये प्रवेश करणेintel-MAX-10-Power-Management-10

जेव्हा डिव्हाइस स्लीप मोडमध्ये प्रवेश करते तेव्हा खालील क्रम येतो:

  1. अंतर्गत किंवा बाह्य विनंतीमुळे स्लीप सिग्नल जास्त होतो, ज्यामुळे डिव्हाइसला स्लीप मोडमध्ये जाण्यास भाग पाडले जाते.
  2. T1 च्या विलंबानंतर, I/O बफरच्या oe आणि nsleep पोर्टला जोडणारा ioe सिग्नल डी-एसर्टिंग करून पॉवर मॅनेजमेंट कंट्रोलर सर्व I/O बफर खाली करतो.
  3. T2 च्या विलंबानंतर, LSB ते MSB पर्यंत clk_ena[15:0] सिग्नल अक्षम करून पॉवर मॅनेजमेंट कंट्रोलर सर्व GCLK नेटवर्क बंद करतो. तीन घड्याळ चक्रांनंतर, clk_ena[15:0] सिग्नल पूर्णपणे अक्षम होतो आणि झोपेच्या अवस्थेत संक्रमण होतो.
  4.  जोपर्यंत स्लीप सिग्नल डी-अ‍ॅसर्ट होत नाही तोपर्यंत पॉवर मॅनेजमेंट कंट्रोलर स्लीप स्टेटमध्ये राहतो.
  5. वापरकर्ता लॉजिक स्लीप स्टेट आणि cnt_sleep_enter पोर्टवर आउटपुट प्रविष्ट करण्यापूर्वी रनिंग काउंटर मूल्य लॅच करेल. चालणारे काउंटर नंतर गोठवले जाते.
  6. gpio_pad_output (GPIO) ioe डी-अ‍ॅसर्टेड असताना ट्राय-स्टेट केले जाते.

स्लीप मोडमधून बाहेर पडत आहे
आकृती 11. एक्झिटिंग स्लीप मोड टाइमिंग डायग्रामintel-MAX-10-Power-Management-11

जेव्हा डिव्हाइस स्लीप मोडमधून बाहेर पडते तेव्हा खालील क्रम येतो:

  1. अंतर्गत किंवा बाह्य विनंती स्लीप सिग्नल कमी करते, डिव्हाइसला स्लीप मोडमधून बाहेर पडण्यास भाग पाडते.
  2. T3 च्या विलंबानंतर, LSB ते MSB पर्यंत clk_ena[15:0] सिग्नल सक्षम करून पॉवर मॅनेजमेंट कंट्रोलर सर्व GCLK नेटवर्क चालू करतो. तीन घड्याळ चक्रांनंतर, clk_ena[15:0] सिग्नल पूर्णपणे सक्षम केला जातो आणि सर्व GCLK नेटवर्क चालू केले जातात.
  3. T4 च्या विलंबानंतर, पॉवर मॅनेजमेंट कंट्रोलर सर्व I/O बफर्सला ioe सिग्नलचा दावा करून पॉवर अप करतो.
  4.  झोपेचा सिग्नल येईपर्यंत पॉवर मॅनेजमेंट कंट्रोलर जागृत स्थितीत असतो.
  5.  वापरकर्ता तर्क चालू काउंटर मूल्य जागृत स्थितीपूर्वी आणि cnt_sleep_exit पोर्टवर आउटपुट करेल. चालू काउंटर नंतर फ्रीझमधून सोडले जाते.
  6. gpio_pad_output (GPIO) त्याचे आउटपुट व्हॅल्यू चालवित आहे जेव्हा ioe वर जोर दिला जातो.

वेळेचे मापदंड
खालील तक्त्यामध्ये अनुक्रमे एंटरिंग स्लीप मोड टायमिंग डायग्राम आणि एक्झिटिंग स्लीप मोड टायमिंग डायग्राममध्ये T1, T2, T3 आणि T4 पॅरामीटर्सची व्याख्या आणि किमान मूल्य सूचीबद्ध केले आहे.
T1, T2, T3, आणि T4 पॅरामीटर्स किमान मूल्य आणि व्याख्या

पॅरामीटर रुंदी (बिट्स) किमान मूल्य (घड्याळ सायकल) वर्णन
T1 6 1 ioe वेळ अक्षम करा.
T2 6 11 clk_ena वेळ अक्षम करा.
T3 6 1 clk_ena वेळ सक्षम करा.
T4 6 40 ioe वेळ सक्षम करा.
हार्डवेअर अंमलबजावणी आणि वर्तमान मापन

हे डिझाइन 10M50DAF484C6 डिव्हाइस वापरून लागू केले आहे. तुम्ही कोणतेही Intel MAX 10 डिव्हाइस वापरून हे डिझाइन अंमलात आणू शकता. हे डिझाइन वापरकर्ता मोड आणि स्लीप मोड दरम्यान वर्तमान आणि शक्ती सापेक्ष दर्शवण्यासाठी Intel MAX 10 डेव्हलपमेंट किट बोर्डवर चालते.
या डिझाइनचा स्त्रोत वापर खालीलप्रमाणे आहे:

  • 42,000 LEs (एकूण LEs च्या 84%)—ग्रे काउंटर टॉप मॉड्यूल डिव्हाइसमधील बहुतेक LEs वापरतो
  •  33 I/O पिन (एकूण पिनच्या 9%) - 3 इनपुट पिन आणि 30 आउटपुट पिन कव्हर करतात

या डिझाईनमधील विद्युतप्रवाह वर्तमान मॉनिटर घटक (लिनियर टेक्नॉलॉजीज LTC 2990) वापरून मोजला जातो. MAX II यंत्रामध्ये प्री-प्रोग्राम केलेल्या डिझाइनद्वारे मोजलेल्या विद्युत् प्रवाहावर पुढील प्रक्रिया केली जाते. PowerMonitor.exe लाँच केल्यावर Intel FPGA पॉवर मॉनिटर GUI वर मोजलेला प्रवाह दर्शविला जातो. तुम्हाला खालीलप्रमाणे Intel MAX 10 डिव्हाइसच्या प्रत्येक मुख्य पुरवठ्यासाठी वर्तमान मॉनिटर दिसेल:

  • 2.5V_CORE(5)
  • 2.5V_VCCIO
  •  1.5V_VCCIO
  • 1.2V_VCC

डिझाइन प्रात्यक्षिक हेतूसाठी, पुश बटण झोपेच्या नियंत्रणासाठी वापरले जाते आणि LEDs झोपेच्या स्थितीसाठी वापरतात. अशा प्रकारे, हे सिग्नल पिन स्तरावर उलटे केले गेले आहेत. स्लीप मोडमध्ये प्रवेश करण्यासाठी, पुश बटण USER_PB0 दाबा आणि धरून ठेवा. डिझाइनला वापरकर्ता मोडवर सोडण्यासाठी, पुश बटण USER_PB0 सोडा. LED0 डिव्हाइसची झोप स्थिती दर्शवते. जेव्हा डिव्हाइस स्लीप मोडमध्ये प्रवेश करते तेव्हा LED0 चालू होते आणि जेव्हा डिव्हाइस वापरकर्ता मोडमध्ये असते तेव्हा ते बंद होते. स्लीप मोड दरम्यान, LED1–LED4 ला जोडणारे gpio_pad_output पोर्ट ट्राय-स्टेड असतात आणि नंतर बंद केले जातात.

आकृती 12. प्रत्येक पुरवठ्यासाठी वर्तमान मॉनिटर

intel-MAX-10-Power-Management-12

वर्तमान आणि शक्ती वापरकर्ता मोड स्लीप मोड
1.2V_ICC (mA) 160 11
2.5V_ICCA (mA) 28 28
1.5V_ICCIO (mA) 1.3 1.0
2.5V_ICCIO (mA) 2.7 1.2
एकूण शक्ती (mW) 270 88

परिणाम कोर करंट (93V_ICC) वापरामध्ये अंदाजे 1.2% घट आणि वापरकर्ता मोडच्या तुलनेत स्लीप मोडमध्ये I/O करंट (56V_ICCIO) वापरामध्ये अंदाजे 2.5% कपात दर्शवतात. स्लीप मोडमध्ये या डिझाइनमध्ये एकूण वीज वापर कमी सुमारे 68% आहे.

इंटेल MAX 10 पॉवर मॅनेजमेंट वापरकर्ता मार्गदर्शक संग्रहण

IP कोर आवृत्ती सूचीबद्ध नसल्यास, मागील IP कोर आवृत्तीसाठी वापरकर्ता मार्गदर्शक लागू होतो.

आयपी कोर आवृत्ती वापरकर्ता मार्गदर्शक
15.1 MAX 10 पॉवर व्यवस्थापन वापरकर्ता मार्गदर्शक
15.0 MAX 10 पॉवर व्यवस्थापन वापरकर्ता मार्गदर्शक
14.1 MAX 10 पॉवर व्यवस्थापन वापरकर्ता मार्गदर्शक

Intel MAX 10 पॉवर मॅनेजमेंट वापरकर्ता मार्गदर्शकासाठी दस्तऐवज पुनरावृत्ती इतिहास

दस्तऐवज आवृत्ती इंटेल क्वार्टस प्राइम आवृत्ती बदल
2022.05.27 18.0 पासून एन्पिरिअनची उदाहरणे काढली इंटेल® MAX® 10 पॉवर मॅनेजमेंट ओव्हरview आणि वीज पुरवठा डिझाइन विभाग
2018.07.04 18.0 • अद्यतनित केले पॉवर-ऑन रीसेट सर्किट वैयक्तिक वीज पुरवठा जास्तीत जास्त वीज पुरवठ्यामध्ये शिफारस केलेल्या ऑपरेटिंग श्रेणीपर्यंत पोहोचला पाहिजे अशी माहिती समाविष्ट करण्यासाठी विभागamp वेळ, टीRAMP.

• इंटेल क्वार्टस प्राइम सॉफ्टवेअर आवृत्ती 18.0 पासून सुरू होऊन, या IP कोरचे नाव क्लॉक कंट्रोल ब्लॉक (ALTCLKCTRL) IP कोअर वरून ALTCLKCTRL Intel FPGA IP Core असे बदलण्यात आले आहे.

• इंटेल क्वार्टस प्राइम सॉफ्टवेअर आवृत्ती 18.0 पासून सुरू होऊन, या IP कोअरचे नाव Altera GPIO Lite IP Core वरून GPIO Lite Intel FPGA IP Core असे बदलले आहे.

• इंटेल क्वार्टस प्राइम सॉफ्टवेअर आवृत्ती 18.0 पासून सुरू होऊन, या आयपी कोअरचे नाव इंटर्नल ऑसीलेटर आयपी कोअर वरून इंटरनल ऑसिलेटर इंटेल एफपीजीए आयपी कोर असे बदलले आहे.

• पॉवरप्ले अर्ली पॉवर एस्टिमेटर (EPE) अर्ली पॉवर एस्टिमेटरवर अपडेट केले.

तारीख आवृत्ती बदल
2017 मे 2017.05.26 हॉट-सॉकेटिंग वैशिष्ट्य अंमलबजावणी विभाग अद्यतनित केला.
फेब्रुवारी 2017 2017.02.21 इंटेल म्हणून रीब्रँड केले.
2016 मे 2016.05.02 • अद्ययावत I/O पिन पॉवर अप विभागादरम्यान ट्राय-स्टेड राहतात.

• पीओआर सर्किटरी विभागाद्वारे निरीक्षण केलेले आणि निरीक्षण न केलेले वीज पुरवठा अद्यतनित केले.

• झटपट-ऑन पॉवर-अप अनुक्रम आवश्यकता सारणीमध्ये एकल-पुरवठा उपकरणासाठी माहिती अद्यतनित केली.

नोव्हेंबर २०२४ 2015.11.02 • क्षणिक वर्तमान विभाग जोडला.

• क्वार्टस II ची उदाहरणे क्वार्टस प्राइममध्ये बदलली.

फेब्रुवारी 2015 2015.02.09 MAX 10 पॉवर मॅनेजमेंट कंट्रोलर संदर्भ डिझाइन जोडले.
डिसेंबर २०२० 2014.12.15 • MAX 10 पॉवर मॅनेजमेंट ओव्हर अपडेट केलेview विभाग

• ड्युअल-सप्लाय डिव्हाइसेससाठी वीज वापराचे तपशील अद्यतनित करण्यासाठी ड्युअल-सप्लाय डिव्हाइस विभाग अद्यतनित केला.

• प्रत्येक Intel MAX 10 एकल-पुरवठा उपकरणासाठी जास्तीत जास्त वीज वापर समाविष्ट करण्यासाठी पॉवर सप्लाय डिझाइन विभाग अपडेट केला आहे.

• स्लीप मोडवर अपडेट समाविष्ट करण्यासाठी पॉवर मॅनेजमेंट कंट्रोलर स्कीम विभाग अपडेट केला.

सप्टेंबर २०२१ 2014.09.22 प्रारंभिक प्रकाशन.

कागदपत्रे / संसाधने

इंटेल MAX 10 पॉवर व्यवस्थापन [pdf] वापरकर्ता मार्गदर्शक
MAX 10 पॉवर मॅनेजमेंट, MAX 10, पॉवर मॅनेजमेंट, मॅनेजमेंट, MAX 10 पॉवर मॅनेजमेंट

संदर्भ

एक टिप्पणी द्या

तुमचा ईमेल पत्ता प्रकाशित केला जाणार नाही. आवश्यक फील्ड चिन्हांकित आहेत *