इंटेल-लोगो

इंटेल चक्रीवादळ 10 LP FPGAs डिव्हाइस

intel-Cyclone-10-LP-FPGAs-डिव्हाइस-PRODUCT

Intel® Cyclone® 10 LP डिव्हाइस ओव्हरview

Intel® Intel Cyclone® 10 LP FPGAs कमी किमतीसाठी आणि कमी स्थिर शक्तीसाठी ऑप्टिमाइझ केले आहेत, ज्यामुळे ते उच्च-आवाज आणि किमती-संवेदनशील अनुप्रयोगांसाठी आदर्श आहेत.
Intel Cyclone 10 LP उपकरणे प्रोग्राम करण्यायोग्य गेट्स, ऑन-बोर्ड संसाधने आणि सामान्य उद्देश I/Os च्या उच्च घनतेचा समुद्र प्रदान करतात. ही संसाधने I/O विस्तार आणि चिप-टू-चिप इंटरफेसिंगची आवश्यकता पूर्ण करतात. Intel Cyclone 10 LP आर्किटेक्चर अनेक बाजार विभागांमध्ये स्मार्ट आणि कनेक्टेड एंड अॅप्लिकेशन्ससाठी अनुकूल आहे:

  • औद्योगिक आणि ऑटोमोटिव्ह
  • प्रसारण, वायरलाइन आणि वायरलेस
  • गणना आणि स्टोरेज
  • सरकार, सैन्य आणि एरोस्पेस
  • वैद्यकीय, ग्राहक आणि स्मार्ट ऊर्जा

डिझाईन टूल्सचा विनामूल्य परंतु शक्तिशाली इंटेल क्वार्टस® प्राइम लाइट एडिशन सॉफ्टवेअर संच अनेक वर्गांच्या वापरकर्त्यांच्या आवश्यकता पूर्ण करतो:

  • विद्यमान FPGA डिझाइनर
  • Nios® II प्रोसेसरसह FPGA वापरून एम्बेड केलेले डिझाइनर
  • FPGA मध्ये नवीन असलेले विद्यार्थी आणि छंद

प्रगत वापरकर्ते ज्यांना संपूर्ण आयपी बेस सूटमध्ये प्रवेश आवश्यक आहे ते इंटेल क्वार्टस प्राइम स्टँडर्ड एडिशनचे सदस्यत्व घेऊ शकतात किंवा स्वतंत्रपणे परवाना खरेदी करू शकतात.

संबंधित माहिती

  • सॉफ्टवेअर डेव्हलपमेंट टूल्स, Nios II प्रोसेसर
    Nios II 32-बिट सॉफ्ट IP प्रोसेसर आणि एम्बेडेड डिझाइन सूट (EDS) बद्दल अधिक माहिती प्रदान करते.
  • इंटेल क्वार्टस प्राइम आयपी बेस सूट
  • इंटेल क्वार्टस प्राइम एडिशन्स

इंटेल चक्रीवादळ 10 LP वैशिष्ट्यांचा सारांश

तक्ता 1. इंटेल चक्रीवादळ 10 LP उपकरणांसाठी वैशिष्ट्यांचा सारांश

वैशिष्ट्य वर्णन
तंत्रज्ञान • कमी किमतीचे, कमी-शक्तीचे FPGA फॅब्रिक

• 1.0 V आणि 1.2 V कोर व्हॉल्यूमtagई पर्याय

• व्यावसायिक, औद्योगिक आणि ऑटोमोटिव्ह तापमान श्रेणींमध्ये उपलब्ध

पॅकेजिंग • अनेक पॅकेज प्रकार आणि पाऊलखुणा:

- फाइनलाइन बीजीए (एफबीजीए)

— वर्धित पातळ क्वाड फ्लॅट पॅक (EQFP)

- अल्ट्रा फाईनलाइन BGA (UBGA)

— मायक्रो फाईनलाइन बीजीए (एमबीजीए)

• पिन माइग्रेशन क्षमतेसह अनेक उपकरण घनता

• RoHS6 अनुपालन

कोर आर्किटेक्चर • लॉजिक घटक (LEs)—चार-इनपुट लुक-अप टेबल (LUT) आणि नोंदणी

• सर्व LEs दरम्यान मुबलक राउटिंग/मेटल इंटरकनेक्ट

अंतर्गत मेमरी ब्लॉक्स • M9K—9-किलोबिट (Kb) एम्बेडेड SRAM मेमरी ब्लॉक्स, कॅस्केडेबल

• रॅम (सिंगल-पोर्ट, सिंपल ड्युअल पोर्ट, किंवा ट्रू ड्युअल पोर्ट), FIFO बफर किंवा ROM म्हणून कॉन्फिगर करण्यायोग्य

एम्बेडेड मल्टीप्लायर ब्लॉक्स • एक 18 × 18 किंवा दोन 9 × 9 गुणक मोड, कॅस्केडेबल

• अल्गोरिदमिक प्रवेगासाठी DSP IP चा संपूर्ण संच

घड्याळ नेटवर्क • जागतिक घड्याळे जी संपूर्ण उपकरणात चालवतात, सर्व उपकरण चतुर्थांश पुरवतात

• 15 पर्यंत समर्पित घड्याळ पिन जे 20 जागतिक घड्याळे चालवू शकतात

फेज-लॉक केलेले लूप (पीएलएल) • चार सामान्य उद्देश PLL पर्यंत

• मजबूत घड्याळ व्यवस्थापन आणि संश्लेषण प्रदान करते

सामान्य-उद्देश I/Os (GPIOs) • एकाधिक I/O मानक समर्थन

• प्रोग्राम करण्यायोग्य I/O वैशिष्ट्ये

• खरे LVDS आणि अनुकरण केलेले LVDS ट्रान्समीटर आणि रिसीव्हर्स

• ऑन-चिप टर्मिनेशन (OCT)

SEU शमन कॉन्फिगरेशन आणि ऑपरेशन दरम्यान SEU शोध
कॉन्फिगरेशन • सक्रिय मालिका (एएस), निष्क्रिय मालिका (पीएस), जलद निष्क्रिय समांतर (एफपीपी)

• जेTAG कॉन्फिगरेशन योजना

• कॉन्फिगरेशन डेटा डीकंप्रेशन

• रिमोट सिस्टम अपग्रेड

इंटेल चक्रीवादळ

Intel Cyclone 10 LP उपलब्ध पर्याय
Sampइंटेल चक्रीवादळ 10 एलपी उपकरणांसाठी ऑर्डरिंग कोड आणि उपलब्ध पर्याय - प्राथमिक

intel-Cyclone-10-LP-FPGAs-डिव्हाइस-FIG-1

संबंधित माहिती
विस्तारित तापमान डिव्हाइस समर्थन

  • विस्तारित औद्योगिक ऑपरेटिंग तापमानाला समर्थन देणार्‍या उपकरणांच्या क्रमवारीतील भाग क्रमांकाची यादी करते, उपकरणांच्या ऑपरेशनल स्पीड ग्रेड आणि विस्तारित जंक्शन तापमान श्रेणीवर वेळेचे विश्लेषण करण्यासाठी सेट करण्यासाठी इंटेल क्वार्टस प्राइम पर्याय.

इंटेल चक्रीवादळ 10 LP कमाल संसाधने

इंटेल चक्रीवादळ 10 LP उपकरणांसाठी कमाल संसाधन संख्या

संसाधन साधन
10 सीसी 006 10 सीसी 010 10 सीसी 016 10 सीसी 025 10 सीसी 040 10 सीसी 055 10 सीसी 080 10 सीसी 120
तर्कशास्त्र घटक (LE) 6,272 10,320 15,408 24,624 39,600 55,856 81,264 119,088
M9K

स्मृती

ब्लॉक करा 30 46 56 66 126 260 305 432
क्षमता (Kb) 270 414 504 594 1,134 2,340 2,745 3,888
18 × 18 गुणक 15 23 56 66 126 156 244 288
पीएलएल 2 2 4 4 4 4 4 4
घड्याळ 20 20 20 20 20 20 20 20
कमाल I/O 176 176 340 150 325 321 423 525
कमाल LVDS 65 65 137 52 124 132 178 230

इंटेल चक्रीवादळ 10 LP पॅकेज योजना

इंटेल चक्रीवादळ 10 LP उपकरणांसाठी पॅकेज योजना
GPIO संख्यांमध्ये DCLK पिन समाविष्ट नाहीत. LVDS गणांमध्ये फक्त DIFFIO आणि DIFFCLK जोड्यांचा समावेश होतो — p आणि n दोन्ही पिनसह LVDS I/Os. संबंधित माहितीचा संदर्भ घ्या.

साधन पॅकेज
प्रकार M164 164-पिन MBGA U256 256-पिन UBGA U484 484-पिन UBGA E144 144-पिन EQFP F484 484-पिन FBGA F780 780-पिन FBGA
आकार 8 मिमी × 8 मिमी 14 मिमी × 14

mm

19 मिमी × 19

mm

22 मिमी × 22

mm

23 मिमी × 23

mm

29 मिमी × 29

mm

चेंडू खेळपट्टी 0.5 मिमी 0.8 मिमी 0.8 मिमी 0.5 मिमी 1.0 मिमी 1.0 मिमी
I/O प्रकार GPIO LVDS GPIO LVDS GPIO LVDS GPIO LVDS GPIO LVDS GPIO LVDS
10 सीसी 006 176 65 88 22
10 सीसी 010 101 26 176 65 88 22
10 सीसी 016 87 22 162 53 340 137 78 19 340 137
10 सीसी 025 150 52 76 18
10 सीसी 040 325 124 325 124
10 सीसी 055 321 132 321 132
10 सीसी 080 289 110 289 110 423 178
10 सीसी 120 277 103 525 230

संबंधित माहिती

  • इंटेल क्वार्टस प्राइम सॉफ्टवेअर डिव्हाइस पिन-आउट इंटेल सायक्लोन 10 एलपी डिव्हाइस ओव्हरच्या तुलनेत पिनची भिन्न संख्या का दर्शवते?view?
  • Intel Cyclone 10 LP Device Over मध्ये प्रकाशित झालेल्या LVDS जोडीची संख्या कशी आहेview गणना केली?

इंटेल चक्रीवादळ 10 LP I/O अनुलंब स्थलांतर

इंटेल चक्रीवादळ 10 LP उपकरणांमध्ये स्थलांतर करण्याची क्षमता

  • बाण स्थलांतराचे मार्ग दर्शवतात. प्रत्येक अनुलंब स्थलांतर मार्गामध्ये समाविष्ट केलेली उपकरणे छायांकित आहेत. समान मार्गातील कमी I/O संसाधने असलेल्या उपकरणांमध्ये हलक्या छटा असतात.
  • समान मायग्रेशन मार्गातील डिव्हाइसेसवर संपूर्ण I/O माइग्रेशन साध्य करण्यासाठी, I/O वापरास कमीत कमी I/O मोजणीसह डिव्हाइसशी जुळण्यासाठी प्रतिबंधित करा.

intel-Cyclone-10-LP-FPGAs-डिव्हाइस-FIG-2

टीप: पिन माइग्रेशन सुसंगतता सत्यापित करण्यासाठी, पिन माइग्रेशन वापरा View इंटेल क्वार्टस प्राइम सॉफ्टवेअर पिन प्लॅनरमधील विंडो.

लॉजिक एलिमेंट्स आणि लॉजिक अॅरे ब्लॉक्स

LAB मध्ये 16 लॉजिक घटक (LE) आणि LAB-व्यापी नियंत्रण ब्लॉक असतात. Intel Cyclone 10 LP डिव्हाइस आर्किटेक्चरमध्ये LE हे तर्कशास्त्राचे सर्वात लहान एकक आहे. प्रत्येक LE मध्ये चार इनपुट, चार-इनपुट लुक-अप टेबल (LUT), एक रजिस्टर आणि आउटपुट लॉजिक असते. चार-इनपुट LUT एक फंक्शन जनरेटर आहे जो चार व्हेरिएबल्ससह कोणतेही फंक्शन लागू करू शकतो.

इंटेल चक्रीवादळ 10 LP डिव्हाइस फॅमिली LEs

intel-Cyclone-10-LP-FPGAs-डिव्हाइस-FIG-3

एम्बेडेड गुणक

Intel Cyclone 10 LP डिव्हाइसेसमधील प्रत्येक एम्बेडेड मल्टीप्लायर ब्लॉक एका वैयक्तिक 18 × 18-बिट गुणक किंवा दोन वैयक्तिक 9 × 9-बिट गुणकांना समर्थन देतो. विस्तीर्ण किंवा सखोल तर्क रचना तयार करण्यासाठी तुम्ही गुणक ब्लॉक्स कॅस्केड करू शकता.

तुम्ही खालील पर्यायांचा वापर करून एम्बेडेड मल्टीप्लायर ब्लॉक्सचे ऑपरेशन नियंत्रित करू शकता:

  • इंटेल क्वार्टस प्राइम पॅरामीटर एडिटरसह संबंधित IP कोर पॅरामीटराइज करा
  • VHDL किंवा Verilog HDL सह थेट गुणकांचा अंदाज लावा

इंटेल आणि भागीदार इंटेल सायक्लोन 10 एलपी उपकरणांसाठी लोकप्रिय डीएसपी आयपी ऑफर करतात, यासह:

  • मर्यादित आवेग प्रतिसाद (एफआयआर)
  • फास्ट फोरियर ट्रान्सफॉर्म (FFT)
  • संख्यात्मकरित्या नियंत्रित ऑसिलेटर (NCO) कार्ये

सुव्यवस्थित DSP डिझाईन फ्लोसाठी, DSP बिल्डर टूल इंटेल क्वार्टस प्राइम सॉफ्टवेअरला मॅथवर्क्स सिम्युलिंक आणि MATLAB डिझाइन वातावरणासह समाकलित करते.

एम्बेडेड मेमरी ब्लॉक्स

एम्बेडेड मेमरी स्ट्रक्चरमध्ये M9K मेमरी ब्लॉक्स कॉलम असतात. Intel Cyclone 9 LP उपकरणाचा प्रत्येक M10K मेमरी ब्लॉक 9 Kb ऑन-चिप मेमरी प्रदान करतो. विस्तीर्ण किंवा सखोल लॉजिक स्ट्रक्चर्स तयार करण्यासाठी तुम्ही मेमरी ब्लॉक्स कॅस्केड करू शकता. तुम्ही M9K मेमरी ब्लॉक्स RAM, FIFO बफर किंवा ROM म्हणून कॉन्फिगर करू शकता.

तक्ता 4. M9K ऑपरेशन मोड आणि पोर्ट रुंदी

ऑपरेशन मोड्स पोर्ट रुंदी
सिंगल पोर्ट ×1, ×2, ×4, ×8, ×9, ×16, ×18, ×32, आणि ×36
साधे ड्युअल पोर्ट ×1, ×2, ×4, ×8, ×9, ×16, ×18, ×32, आणि ×36
खरे दुहेरी पोर्ट ×1, ×2, ×4, ×8, ×9, ×16, आणि ×18

क्लॉकिंग आणि पीएलएल

Intel Cyclone 10 LP उपकरणांमध्ये ग्लोबल क्लॉक (GCLK) नेटवर्क, समर्पित घड्याळ पिन आणि सामान्य उद्देश PLLs आहेत.

  • 20 पर्यंत GCLK नेटवर्क जे संपूर्ण डिव्हाइसवर चालवतात
  • 15 समर्पित घड्याळ पिन पर्यंत
  • प्रति पीएलएल पाच आउटपुटसह चार सामान्य उद्देश PLL पर्यंत

PLLs इंटेल सायक्लोन 10 LP उपकरणासाठी मजबूत घड्याळ व्यवस्थापन आणि संश्लेषण प्रदान करतात. घड्याळाचा टप्पा किंवा वारंवारता बदलण्यासाठी तुम्ही वापरकर्ता मोडमध्ये PLLs गतिशीलपणे पुन्हा कॉन्फिगर करू शकता.

FPGA सामान्य उद्देश I/O

Intel Cyclone 10 LP उपकरणे या वैशिष्ट्यांसह अत्यंत कॉन्फिगर करण्यायोग्य GPIO ऑफर करतात:

  • 20 हून अधिक लोकप्रिय सिंगल-एंडेड आणि भिन्न I/O मानकांसाठी समर्थन.
  • प्रोग्राम करण्यायोग्य बस होल्ड, पुल-अप प्रतिरोधक, विलंब आणि ड्राईव्हची ताकद.
  • सिग्नल अखंडता ऑप्टिमाइझ करण्यासाठी प्रोग्रामेबल स्ल्यू रेट कंट्रोल.
  • सिंगल-एंड I/O मानकांसाठी कॅलिब्रेटेड ऑन-चिप सीरिज टर्मिनेशन (RS OCT) किंवा ड्रायव्हर इम्पेडन्स मॅचिंग (RS).
  • LVDS SERDES सह खरे आणि अनुकरण केलेले LVDS बफर डिव्हाइस कोरमध्ये लॉजिक घटक वापरून लागू केले आहेत.
  • गरम सॉकेटिंग समर्थन.

कॉन्फिगरेशन

इंटेल सायक्लोन 10 LP उपकरणे कॉन्फिगरेशन डेटा संचयित करण्यासाठी SRAM सेल वापरतात. प्रत्येक वेळी डिव्हाइस चालू झाल्यावर कॉन्फिगरेशन डेटा Intel Cyclone 10 LP डिव्हाइसवर डाउनलोड केला जातो.
कॉन्फिगरेशन डेटा संग्रहित करण्यासाठी आणि Intel Cyclone 1 LP FPGAs कॉन्फिगर करण्यासाठी तुम्ही EPCS किंवा EPCQ (AS x10) फ्लॅश कॉन्फिगरेशन डिव्हाइस वापरू शकता.

  • Intel Cyclone 10 LP डिव्हाइसेस 1.5 V, 1.8 V, 2.5 V, 3.0 V, आणि 3.3 V प्रोग्रामिंग व्हॉल्यूमला समर्थन देतातtages आणि अनेक कॉन्फिगरेशन योजना.
  • सिंगल-इव्हेंट अपसेट (SEU) शमन वैशिष्ट्य कॉन्फिगरेशन दरम्यान आणि वैकल्पिकरित्या वापरकर्ता मोड (1) दरम्यान चक्रीय रिडंडंसी चेक (CRC) त्रुटी स्वयंचलितपणे शोधते.

तक्ता 5. इंटेल सायक्लोन 10 एलपी उपकरणांद्वारे समर्थित कॉन्फिगरेशन योजना आणि वैशिष्ट्ये

कॉन्फिगरेशन योजना कॉन्फिगरेशन पद्धत डीकंप्रेशन रिमोट सिस्टम अपग्रेड
सक्रिय मालिका (AS) सीरियल कॉन्फिगरेशन डिव्हाइस होय होय
निष्क्रीय मालिका (PS) फ्लॅश मेमरीसह बाह्य होस्ट होय होय
केबल डाउनलोड करा होय
जलद निष्क्रिय समांतर (FPP) फ्लॅश मेमरीसह बाह्य होस्ट होय
JTAG फ्लॅश मेमरीसह बाह्य होस्ट
केबल डाउनलोड करा

संबंधित माहिती कॉन्फिगरेशन उपकरणे
EPCS आणि EPCQ कॉन्फिगरेशन उपकरणांबद्दल अधिक माहिती प्रदान करते.

  1. वापरकर्ता मोड त्रुटी शोधणे 1.0 V कोर व्हॉल्यूमवर समर्थित नाहीtagई इंटेल सायक्लोन 10 LP उपकरण प्रकार.

पॉवर व्यवस्थापन

इंटेल सायक्लोन 10 LP उपकरणे ऑप्टिमाइझ केलेल्या लो-पॉवर प्रक्रियेवर तयार केली आहेत:

  • दोन कोर व्हॉल्यूममध्ये उपलब्धtage पर्याय: 1.2 V आणि 1.0 V
  • बाह्य घटक किंवा विशेष डिझाइन आवश्यकतांशिवाय गरम सॉकेटिंग अनुरूप

Intel Cyclone 10 LP डिव्हाइस ओव्हर साठी दस्तऐवज पुनरावृत्ती इतिहासview

दस्तऐवज आवृत्ती बदल
2022.05.27 मधून Enpirion ची उदाहरणे काढली पॉवर व्यवस्थापन विभाग
2020.05.21 पॅकेज प्लॅन टेबलवर, जोडलेले वर्णन आणि संबंधित माहिती लिंक जे GPIO आणि LVDS पिन कसे मोजले जातात हे स्पष्ट करतात.
2019.12.30 वर संबंधित माहितीचा दुवा जोडला विस्तारित तापमान डिव्हाइस समर्थन पृष्ठ जे विस्तारित तापमान श्रेणी, त्यांचे ऑपरेशनल स्पीड ग्रेड आणि वेळेच्या विश्लेषणासाठी संबंधित इंटेल क्वार्टस प्राइम सेटिंग्जला समर्थन देणाऱ्या उपकरणांची सूची प्रदान करते.
तारीख आवृत्ती बदल
2017 मे 2017.05.08 प्रारंभिक प्रकाशन.

Intel® Cyclone® 10 LP डिव्हाइस ओव्हरview

कागदपत्रे / संसाधने

इंटेल चक्रीवादळ 10 LP FPGAs डिव्हाइस [pdf] वापरकर्ता मार्गदर्शक
C10LP51001, चक्रीवादळ 10 LP FPGAs डिव्हाइस, चक्रीवादळ 10 LP, FPGAs डिव्हाइस

संदर्भ

एक टिप्पणी द्या

तुमचा ईमेल पत्ता प्रकाशित केला जाणार नाही. आवश्यक फील्ड चिन्हांकित आहेत *