ALINX- लोगो

ALINX AXKU042 KINTEX अल्ट्रास्केल FPGA विकास मंडळ

ALINX-AXKU042-KINTEX-UltraScale-FPGA-विकास-बोर्ड-उत्पादन

आवृत्ती रेकॉर्ड
आर्किटेक्चर (मॉडेल: AXKU042) साठी KINTEX UltraSacale मालिका विकास मंचावर आधारित Alinx Electronic Technology (Shanghai) Co., Ltd अधिकृतपणे प्रसिद्ध करण्यात आले आहे. हा विकास मंच तुम्हाला त्वरीत समजून घेण्यासाठी, आम्ही हे वापरकर्ता पुस्तिका संकलित केली आहे.

आवृत्ती रेकॉर्ड सुधारित करा
REV1.0 कागदपत्रे तयार करा
   
   
   
   
   
   

AXKU042 कोर बोर्ड आणि विस्तार बोर्ड मॉडेल स्वीकारते, जे वापरकर्त्यांचा दुय्यम विकास आणि कोर बोर्डचा वापर सुलभ करते. कोर बोर्ड चार 1GB हाय-स्पीड DDR4 SDRAM चिप्स आणि दोन 128Mb QSPI फ्लॅश चिप्सने सुसज्ज आहे. विस्तार बोर्ड डिझाइनच्या दृष्टीने, आम्ही वापरकर्त्यांसाठी विविध इंटरफेस विस्तारित केले आहेत: दोन 10G SFP + फायबर ऑप्टिक इंटरफेस, 3 FMC विस्तार इंटरफेस (1 HPC, 2 LPC), 1-gigabit नेटवर्क पोर्ट, 1 UART सिरीयल पोर्ट, 1 SD कार्ड इंटरफेस, एलईडी बटणे इ. खालील आकृती संपूर्ण विकास प्रणाली संरचनेचे एक योजनाबद्ध आकृती आहे:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (1)

या आकृतीद्वारे, तुम्ही AXKU042 विकास मंडळामध्ये समाविष्ट असलेले इंटरफेस आणि कार्ये पाहू शकता:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (2)

FPGA कोर बोर्ड

  1. FPGA चिप: Xilinx KINTEX UltraSacale चिप XCKU040.
  2. DDR4: चार मोठ्या-क्षमतेसह 1GB (एकूण 4 GB) हाय-स्पीड DDR4 SDRAM, FPGA, इमेज अॅनालिसिस कॅशे आणि डेटा प्रोसेसिंगसाठी डेटा स्टोरेज म्हणून वापरले जाऊ शकते;
  3. QSPI FLASH दोन 128Mbit QSPI किंवा FLASH मेमरी चिप्स कॉन्फिगरेशनसाठी स्टोरेज म्हणून वापरल्या जाऊ शकतात files आणि वापरकर्ता डेटा;
  4. 200 मेगाहर्ट्झचे एक विभेदक क्रिस्टल कंपन;
  5. दोन डायोड LEDs, 1 पॉवर इंडिकेटर, 1 पूर्ण कॉन्फिगरेशन इंडिकेटर.
    विकास मंडळ
    1. दोन SFP आणि ऑप्टिकल फायबर कम्युनिकेशन इंटरफेस, प्रत्येक फायबर ऑप्टिकल डेटा कम्युनिकेशन 16.3 Gb/s पर्यंत वेगाने प्राप्त आणि प्रसारित करते.
    2. एक PCIE3.0 X8 इंटरफेस, एंडपॉइंट मोड, PC आणि PCIE मधील डेटा संप्रेषण करण्यासाठी वापरला जातो.
    3. USB Uart इंटरफेस, वापरकर्ता डीबगिंगसाठी संगणकाशी संवाद साधण्यासाठी वापरला जातो. सिरीयल पोर्ट चिप सिलिकॉन लॅब्स CP2102GM ची USB-UAR चिप स्वीकारते आणि USB इंटरफेस MINI USB इंटरफेस स्वीकारते.
    4. संगणक किंवा इतर नेटवर्क उपकरणांसह इथरनेट डेटा एक्सचेंजसाठी 1 चॅनेल 10/100M/1000MEthernet RJ45 इंटरफेस. नेटवर्क इंटरफेस चिप Micrel ची KSZ9031 औद्योगिक-ग्रेड GPHY चिप वापरते.
  6. 3 मानक FMC विस्तार पोर्ट, 2 LPC FMC विस्तार पोर्ट आणि 1 HPC FMC विस्तार पोर्ट, जे Xilinx किंवा Alinx (HDMI इनपुट आणि आउटपुट मॉड्यूल्स, द्विनेत्री कॅमेरा मॉड्यूल्स, हाय-स्पीड AD मॉड्यूल्स इ.) च्या विविध FMC मॉड्यूल्सशी जोडले जाऊ शकतात. )
  7. 1मायक्रो SD कार्ड धारक, ऑपरेटिंग सिस्टम प्रतिमा संग्रहित करण्यासाठी वापरला जातो आणि file प्रणाली
  8. 2 SMA बाह्य इंटरफेस, बाह्य हाय-स्पीड इनपुट आणि आउटपुट सिग्नलसाठी पिन ट्रान्सीव्हरशी जोडलेले आहेत.
  9. बोर्डच्या सभोवतालच्या वातावरणाचे तापमान आणि आर्द्रता शोधण्यासाठी तापमान आणि आर्द्रता सेन्सर चिप LM75 ऑनबोर्ड करा.
  10. एक EEPROM IIC बस संप्रेषण आणि काही ग्राहक-परिभाषित माहिती साठवण्यासाठी वापरला जातो.
  11. एक 10-पिन 2.54 मिमी अंतर मानक JTAG FPGA प्रोग्राम डाउनलोड आणि डीबगिंगसाठी पोर्ट. वापरकर्ते XILINX डाउनलोडरद्वारे FPGAs डीबग आणि डाउनलोड करू शकतात.
  12. दोन 156.25Mhz डिफरेंशियल क्रिस्टल ऑनबोर्ड ट्रान्सीव्हरसाठी संदर्भ घड्याळ प्रदान करते.
  13. LEDs, 1 पॉवर इंडिकेटर, 4 यूजर इंडिकेटर, 1 पॅनल इंडिकेटरची जोडी.

भाग 1 AXKU042 विकास मंडळ

भाग 1.1: FPGA विकास मंडळ परिचय

AXKU042 (कोर बोर्ड मॉडेल, खाली तेच) FPGA कोर बोर्ड, FPGA चिप XILINX कंपनीच्या XC040K2 मालिकेतील XCKU1156-7FFVA325I वर आधारित आहे. हा कोर बोर्ड चार मायक्रॉनचा MT40A512M16LY-062EIT क्षमतेचा वापर करतो, ज्याची एकूण क्षमता 1GB आहे. 4 GB आहे. याव्यतिरिक्त, FPGA चिप कॉन्फिगरेशन दोन128MBit QSPI फ्लॅश वापरते, FPGA डेटा स्टोरेज आणि सिस्टम म्हणून वापरले जाते files कोर बोर्ड AXKU042 चे सहा बोर्ड-टू-बोर्ड कनेक्टर 359 IO चा विस्तार करतात, त्यापैकी BANK104 आणि BANK64 चे 65 IO स्तर 3.3V आहेत, तर बँकेचे इतर IOs स्तर 1.8V आहेत; याव्यतिरिक्त, कोर बोर्डाने हाय-स्पीड ट्रान्सीव्हर GTH इंटरफेसच्या 20 जोड्या वाढवल्या आहेत. ज्या वापरकर्त्यांना भरपूर IO ची गरज आहे त्यांच्यासाठी हा कोर बोर्ड चांगला पर्याय असेल. आणि IO कनेक्शन भाग, चिप आणि इंटरफेसमधील ओळ समान लांबी आणि भिन्नता प्रक्रिया केली गेली आहे आणि कोर बोर्ड आकार फक्त 80 * 60 (मिमी) आहे, जो दुय्यम विकासासाठी अतिशय योग्य आहे.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (3)

भाग 1.2: FPGA चिप
FPGA विकास मंडळ Xilinx ची KINTEX UltraScale चिप, मॉडेल क्रमांक XCKU040-2FFVA1156I वापरते. वेग वर्ग 2 आहे आणि तापमान वर्ग औद्योगिक आहे. हे मॉडेल 1156 पिन आणि 1156mm पिच असलेले FFVA1.0 पॅकेज आहे. Xilinx KINTEX UltraScale FPGA साठी चिप नेमिंग नियम खालील आकृती 1-2-1 मध्ये दाखवले आहेत:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- 28

आकृती 1-2-1 KINTEX अल्ट्रास्केल मालिकेची चिप मॉडेल व्याख्या AXKU042 चे मुख्य पॅरामीटर्स खालीलप्रमाणे आहेत:

नाव विशिष्ट मापदंड
लॉजिक सेल 530,250
CLB LUTs 242,400
CLB फ्लिप-फ्लॉप 484,800
ब्लॉक रॅम (Mb) 21.1
डीएसपी स्लाइस 1,920
PCIe Gen3 x8 3
GTH ट्रान्सीव्हर 20 个,16.3Gb/s कमाल
स्पीड ग्रेड -2
तापमान ग्रेड औद्योगिक

भाग 1.3: DDR4 DRAM
AXKU042 FPGA विकास मंडळ चार मायक्रॉन 1GB DDR4 चिप्स, मॉडेल MT40A512M16LY-062EIT ने सुसज्ज आहे. चार DDR4 SDRAM एक 64-बिट बस रुंदी तयार करतात. चार DDR4 चिप्स FPGA शी जोडलेले असल्यामुळे, DDR4 SDRAM 1200MHz पर्यंत वेगाने धावू शकते आणि चार DDR4 मेमरी सिस्टम FPGA च्या BANK44, BANK45 आणि BANK46 इंटरफेसशी थेट जोडलेले आहेत. DDR4 SDRAM चे विशिष्ट कॉन्फिगरेशन तक्ता 3-1 मध्ये दर्शविले आहे.

आकृती 3-1 DDR4 SDRAM कॉन्फिगरेशन

बिट क्रमांक चिप मॉडेल क्षमता कारखाना
U45, U47, U48, U49 MT40A512M16LY-062EIT साठी चौकशी सबमिट करा, आम्ही तुमच्याशी २४ तासांत संपर्क करू. 512M x 16bit मायक्रोन


DDR4 च्या हार्डवेअर डिझाइनसाठी सिग्नल अखंडतेचा काटेकोरपणे विचार करणे आवश्यक आहे. याची खात्री करण्यासाठी आम्ही सर्किट डिझाइन आणि पीसीबी डिझाइनमध्ये जुळणारे प्रतिरोधक/टर्मिनल प्रतिरोध, ट्रेस प्रतिबाधा नियंत्रण आणि ट्रेस लांबी नियंत्रणाचा पूर्णपणे विचार केला आहे.
DDR3 चे उच्च-गती आणि स्थिर ऑपरेशन. FPGA आणि DDR4 DRAM चा हार्डवेअर कनेक्शन मोड आकृती 1-3-1 मध्ये दर्शविला आहे:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (4)

आकृती1-3-1 DDR4 DRAM योजनाबद्ध आकृती 4 तुकडे DDR4 DRAM पिन असाइनमेंट

भाग 1.4: QSPI फ्लॅश

AXKU042 FPGA डेव्हलपमेंट बोर्ड दोन 128MBit Quad-SPI FLASH ने सुसज्ज आहे, आणि मॉडेल N25Q128A आहे, जे 3.3V CMOS व्हॉल्यूम वापरते.tage मानक. QSPI फ्लॅशच्या अस्थिर स्वरूपामुळे, ते FPGA कॉन्फिगरेशन बिन संचयित करू शकते files आणि इतर वापरकर्ता डेटा fileवापरात आहे. QSPI FLASH चे विशिष्ट मॉडेल्स आणि संबंधित पॅरामीटर्स आकृती 4-1 मध्ये दर्शविले आहेत.

आकृती 4-1 QSPI फ्लॅश तपशील

QSPI FLASH FPGA चिपच्या BANK0 च्या समर्पित पिनशी जोडलेले आहे. घड्याळाची पिन BANK0 च्या CCLK0 शी जोडलेली असते आणि इतर डेटा सिग्नल D00~D03 आणि FCS पिनशी जोडलेले असतात. आकृती 4-2 QSPI फ्लॅश आणि FPGA चिपचे हार्डवेअर कनेक्शन दाखवते.

QSPI फ्लॅश पिन असाइनमेंट

सिग्नलचे नाव FPGA पिन नाव FPGA पिन
पीएल_डीडीआर४_डीक्यू० IO_L3N_T0L_N5_AD15N_44 AE20
पीएल_डीडीआर४_डीक्यू० IO_L2N_T0L_N3_44 AG20
पीएल_डीडीआर४_डीक्यू० IO_L2P_T0L_N2_44 AF20
पीएल_डीडीआर४_डीक्यू० IO_L5P_T0U_N8_AD14P_44 AE22
पीएल_डीडीआर४_डीक्यू० IO_L3P_T0L_N4_AD15P_44 AD20
पीएल_डीडीआर४_डीक्यू० IO_L6N_T0U_N11_AD6N_44 AG22
पीएल_डीडीआर४_डीक्यू० IO_L6P_T0U_N10_AD6P_44 AF22
पीएल_डीडीआर४_डीक्यू० IO_L5N_T0U_N9_AD14N_44 AE23
पीएल_डीडीआर४_डीक्यू० IO_L8N_T1L_N3_AD5N_44 AF24
पीएल_डीडीआर४_डीक्यू० IO_L11P_T1U_N8_GC_44 AJ23
पीएल_डीडीआर४_डीक्यू० IO_L8P_T1L_N2_AD5P_44 AF23
पीएल_डीडीआर४_डीक्यू० IO_L12N_T1U_N11_GC_44 AH23
पीएल_डीडीआर४_डीक्यू० IO_L9N_T1L_N5_AD12N_44 AG25
पीएल_डीडीआर४_डीक्यू० IO_L11N_T1U_N9_GC_44 AJ24
पीएल_डीडीआर४_डीक्यू० IO_L9P_T1L_N4_AD12P_44 AG24
पीएल_डीडीआर४_डीक्यू० IO_L12P_T1U_N10_GC_44 AH22
पीएल_डीडीआर४_डीक्यू० IO_L14P_T2L_N2_GC_44 AK22
पीएल_डीडीआर४_डीक्यू० IO_L17P_T2U_N8_AD10P_44 AL22
पीएल_डीडीआर४_डीक्यू० IO_L15N_T2L_N5_AD11N_44 AM20
पीएल_डीडीआर४_डीक्यू० IO_L17N_T2U_N9_AD10N_44 AL23
पीएल_डीडीआर४_डीक्यू० आयओ_एल१४एन_टी२एल_एन३_जीसी_४४ AK23
पीएल_डीडीआर४_डीक्यू० IO_L18N_T2U_N11_AD2N_44 AL25
पीएल_डीडीआर४_डीक्यू० IO_L15P_T2L_N4_AD11P_44 AL20
पीएल_डीडीआर४_डीक्यू० IO_L18P_T2U_N10_AD2P_44 AL24
पीएल_डीडीआर४_डीक्यू० IO_L20P_T3L_N2_AD1P_44 AM22
पीएल_डीडीआर४_डीक्यू० IO_L23P_T3U_N8_44 AP24
पीएल_डीडीआर४_डीक्यू० IO_L20N_T3L_N3_AD1N_44 AN22
पीएल_डीडीआर४_डीक्यू० IO_L21N_T3L_N5_AD8N_44 AN24
पीएल_डीडीआर४_डीक्यू० IO_L24P_T3U_N10_44 AN23
पीएल_डीडीआर४_डीक्यू० IO_L23N_T3U_N9_44 AP25
पीएल_डीडीआर४_डीक्यू० IO_L24N_T3U_N11_44 AP23
पीएल_डीडीआर४_डीक्यू० IO_L21P_T3L_N4_AD8P_44 AM24
पीएल_डीडीआर४_डीक्यू० IO_L2P_T0L_N2_46 AM26
पीएल_डीडीआर४_डीक्यू० IO_L6P_T0U_N10_AD6P_46 AJ28
पीएल_डीडीआर४_डीक्यू० IO_L2N_T0L_N3_46 AM27
पीएल_डीडीआर४_डीक्यू० IO_L6N_T0U_N11_AD6N_46 AK28
पीएल_डीडीआर४_डीक्यू० IO_L5P_T0U_N8_AD14P_46 AH27
पीएल_डीडीआर४_डीक्यू० IO_L5N_T0U_N9_AD14N_46 AH28
पीएल_डीडीआर४_डीक्यू० IO_L3P_T0L_N4_AD15P_46 AK26
पीएल_डीडीआर४_डीक्यू० IO_L3N_T0L_N5_AD15N_46 AK27
पीएल_डीडीआर४_डीक्यू० IO_L9N_T1L_N5_AD12N_46 AN28
पीएल_डीडीआर४_डीक्यू० IO_L12N_T1U_N11_GC_46 AM30
पीएल_डीडीआर४_डीक्यू० IO_L8P_T1L_N2_AD5P_46 AP28
पीएल_डीडीआर४_डीक्यू० IO_L11N_T1U_N9_GC_46 AM29
पीएल_डीडीआर४_डीक्यू० IO_L9P_T1L_N4_AD12P_46 AN27
पीएल_डीडीआर४_डीक्यू० IO_L12P_T1U_N10_GC_46 AL30
पीएल_डीडीआर४_डीक्यू० IO_L11P_T1U_N8_GC_46 AL29
पीएल_डीडीआर४_डीक्यू० IO_L8N_T1L_N3_AD5N_46 AP29
पीएल_डीडीआर४_डीक्यू० IO_L14P_T2L_N2_GC_46 AK31
पीएल_डीडीआर४_डीक्यू० IO_L18P_T2U_N10_AD2P_46 AH34
पीएल_डीडीआर४_डीक्यू० आयओ_एल१४एन_टी२एल_एन३_जीसी_४४ AK32
पीएल_डीडीआर४_डीक्यू० IO_L15N_T2L_N5_AD11N_46 AJ31
पीएल_डीडीआर४_डीक्यू० IO_L15P_T2L_N4_AD11P_46 AJ30
पीएल_डीडीआर४_डीक्यू० IO_L17P_T2U_N8_AD10P_46 AH31
पीएल_डीडीआर४_डीक्यू० IO_L18N_T2U_N11_AD2N_46 AJ34
पीएल_डीडीआर४_डीक्यू० IO_L17N_T2U_N9_AD10N_46 AH32
पीएल_डीडीआर४_डीक्यू० IO_L21P_T3L_N4_AD8P_46 AN31
पीएल_डीडीआर४_डीक्यू० IO_L24P_T3U_N10_46 AL34
पीएल_डीडीआर४_डीक्यू० IO_L23N_T3U_N9_46 AN32
पीएल_डीडीआर४_डीक्यू० IO_L20P_T3L_N2_AD1P_46 AN33
पीएल_डीडीआर४_डीक्यू० IO_L23P_T3U_N8_46 AM32
पीएल_डीडीआर४_डीक्यू० IO_L24N_T3U_N11_46 AM34
पीएल_डीडीआर४_डीक्यू० IO_L21N_T3L_N5_AD8N_46 AP31
पीएल_डीडीआर४_डीक्यू० IO_L20N_T3L_N3_AD1N_46 AP33
पीएल_डीडीआर४_डीएम० IO_L1P_T0L_N0_DBC_44 AD21
पीएल_डीडीआर४_डीएम० IO_L7P_T1L_N0_QBC_AD13P_44 AE25
पीएल_डीडीआर४_डीएम० IO_L13P_T2L_N0_GC_QBC_44 AJ21
पीएल_डीडीआर४_डीएम० IO_L19P_T3L_N0_DBC_AD9P_44 AM21
पीएल_डीडीआर४_डीएम० IO_L1P_T0L_N0_DBC_46 AH26
पीएल_डीडीआर४_डीएम० IO_L7P_T1L_N0_QBC_AD13P_46 AN26
पीएल_डीडीआर४_डीएम० IO_L13P_T2L_N0_GC_QBC_46 AJ29
पीएल_डीडीआर४_डीएम० IO_L19P_T3L_N0_DBC_AD9P_46 AL32
PL_DDR4_DQS0_P IO_L4P_T0U_N6_DBC_AD7P_44 AG21
PL_DDR4_DQS0_N IO_L4N_T0U_N7_DBC_AD7N_44 AH21
PL_DDR4_DQS1_P IO_L10P_T1U_N6_QBC_AD4P_44 AH24
PL_DDR4_DQS1_N IO_L10N_T1U_N7_QBC_AD4N_44 AJ25
PL_DDR4_DQS2_P IO_L16P_T2U_N6_QBC_AD3P_44 AJ20
PL_DDR4_DQS2_N IO_L16N_T2U_N7_QBC_AD3N_44 AK20
PL_DDR4_DQS3_P IO_L22P_T3U_N6_DBC_AD0P_44 AP20
PL_DDR4_DQS3_N IO_L22N_T3U_N7_DBC_AD0N_44 AP21
PL_DDR4_DQS4_P IO_L4P_T0U_N6_DBC_AD7P_46 AL27
PL_DDR4_DQS4_N IO_L4N_T0U_N7_DBC_AD7N_46 AL28
PL_DDR4_DQS5_P IO_L10P_T1U_N6_QBC_AD4P_46 AN29
PL_DDR4_DQS5_N IO_L10N_T1U_N7_QBC_AD4N_46 AP30
PL_DDR4_DQS6_P IO_L16P_T2U_N6_QBC_AD3P_46 AH33
PL_DDR4_DQS6_N IO_L16N_T2U_N7_QBC_AD3N_46 AJ33
PL_DDR4_DQS7_P IO_L22P_T3U_N6_DBC_AD0P_46 AN34
PL_DDR4_DQS7_N IO_L22N_T3U_N7_DBC_AD0N_46 AP34
पीएल_डीडीआर४_ए० IO_L18N_T2U_N11_AD2N_45 AG14
पीएल_डीडीआर४_ए० IO_L23N_T3U_N9_45 AF17
पीएल_डीडीआर४_ए० IO_L20P_T3L_N2_AD1P_45 AF15
पीएल_डीडीआर४_ए० IO_L16N_T2U_N7_QBC_AD3N_45 AJ14
पीएल_डीडीआर४_ए० IO_L19N_T3L_N1_DBC_AD9N_45 AD18
पीएल_डीडीआर४_ए० IO_L15P_T2L_N4_AD11P_45 AG17
पीएल_डीडीआर४_ए० IO_L23P_T3U_N8_45 AE17
पीएल_डीडीआर४_ए० IO_L11N_T1U_N9_GC_45 AK18
पीएल_डीडीआर४_ए० IO_L24P_T3U_N10_45 AD16
पीएल_डीडीआर४_ए० IO_L13P_T2L_N0_GC_QBC_45 AH18
पीएल_डीडीआर४_ए० IO_L19P_T3L_N0_DBC_AD9P_45 AD19
पीएल_डीडीआर४_ए० IO_L24N_T3U_N11_45 AD15
पीएल_डीडीआर४_ए० IO_L14P_T2L_N2_GC_45 AH16
पीएल_डीडीआर४_ए० IO_L10N_T1U_N7_QBC_AD4N_45 AL17
पीएल_डीडीआर४_बीए० IO_L18P_T2U_N10_AD2P_45 AG15
पीएल_डीडीआर४_बीए० IO_L10P_T1U_N6_QBC_AD4P_45 AL18
पीएल_डीडीआर४_बीजी० IO_L16P_T2U_N6_QBC_AD3P_45 AJ15
पीएल_डीडीआर४_डब्ल्यूई_बी IO_L9N_T1L_N5_AD12N_45 AL15
पीएल_डीडीआर४_आरएएस_बी IO_L8N_T1L_N3_AD5N_45 AM19
पीएल_डीडीआर४_सीएएस_बी IO_L8P_T1L_N2_AD5P_45 AL19
पीएल_डीडीआर४_सीकेई आयओ_एल१४एन_टी२एल_एन३_जीसी_४४ AJ16
पीएल_डीडीआर४_एसीटी_बी IO_L21N_T3L_N5_AD8N_45 AF18
पीएल_डीडीआर४_सीएलके_एन IO_L22N_T3U_N7_DBC_AD0N_45 AE15
पीएल_डीडीआर४_सीएलके_पी IO_L22P_T3U_N6_DBC_AD0P_45 AE16
पीएल_डीडीआर४_सीएस_बी IO_L21P_T3L_N4_AD8P_45 AE18
PL_DDR4_OTD बद्दल IO_L17P_T2U_N8_AD10P_45 AG19
पीएल_डीडीआर४_पीएआर IO_L20N_T3L_N3_AD1N_45 AF14
पीएल_डीडीआर४_आरएसटी IO_L15N_T2L_N5_AD11N_45 AG16
स्थिती मॉडेल क्षमता कारखाना
U14 N25Q128A साठी चौकशी सबमिट करा, आम्ही तुमच्याशी २४ तासांत संपर्क करू. 128Mbit न्युमोनीक्स

भाग 1.5: घड्याळ कॉन्फिगरेशन

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (5)

सिग्नलचे नाव FPGA पिन नाव FPGA पिन
क्यूएसपीआय_सीसीएलके CCLK_0 AA9
QSPI0_CS_B बद्दल RDWR_FCS_B_0 U7
QSPI0_IO0 D00_MOSI_0 AC7
QSPI0_IO1 D01_DIN_0 AB7
QSPI0_IO2 D02_0 AA7
QSPI0_IO3 D03_0 Y7
सिग्नलचे नाव FPGA पिन नाव FPGA पिन
क्यूएसपीआय_सीसीएलके CCLK_0 AA9
QSPI1_CS_B बद्दल IO_L2N_T0L_N3_FWE_FCS2_B_65 G26
QSPI1_IO0 IO_L22P_T3U_N6_DBC_AD0P_D04_65 M20
QSPI1_IO1 IO_L22N_T3U_N7_DBC_AD0N_D05_65 L20
QSPI1_IO2 IO_L21P_T3L_N4_AD8P_D06_65 R21
QSPI1_IO3 IO_L21N_T3L_N5_AD8N_D07_65 R22

200Mhz डिफरेंशियल क्लॉक सोर्स FPGA डेव्हलपमेंट बोर्डवर FPGA ला सिस्टम क्लॉक प्रदान करण्यासाठी एक डिफरेंशियल 200MHz क्लॉक सोर्स प्रदान केला जातो. क्रिस्टल डिफरेंशियल आउटपुट FPGA BANK45 शी जोडलेले आहे, जे FPGA मधील DDR कंट्रोलर ऑपरेटिंग क्लॉक आणि इतर वापरकर्ता तर्क चालविण्यासाठी वापरले जाऊ शकते. घड्याळाच्या स्त्रोताची योजनाबद्ध आकृती आकृती 1-5-1 मध्ये दर्शविली आहे.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (6)

सिस्टम क्लॉक पिन असाइनमेंट

सिग्नलचे नाव FPGA पिन
PL_CLK0_P AK17
PL_CLK0_N AK16

AXKU042 FPGA डेव्हलपमेंट बोर्डवर दोन लाल LEDs आहेत, त्यापैकी एक पॉवर इंडिकेटर (PWR) आहे आणि एक पूर्ण झाला आहे. AXKU042 FPGA बोर्ड चालू असताना, पॉवर इंडिकेटर आणि DONE इंडिकेटर उजळेल; AXKU042 FPGA कॉन्फिगर केल्यावर, DONE LED उजळेल; LEDs हार्डवेअर कनेक्शन आकृती 1-6-1 मध्ये दाखवले आहे.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (7)

भाग 1.7: वीज पुरवठा
पॉवर इनपुट व्हॉल्यूमtage AXKU042 FPGA डेव्हलपमेंट बोर्ड DC12V आहे, आणि वीज पुरवठा वाहक मंडळाद्वारे प्रदान केला जातो. बोर्डवरील वीज पुरवठा डिझाइन आकृती खालील आकृती 1-7-1 मध्ये दर्शविली आहे:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (7)

आकृती 1-7-1 वीज पुरवठा योजनाबद्ध आकृती
DCDC पॉवर चिपcMYMGK12R0.95ERSR द्वारे +1V+820V FPGA कोर पॉवर व्युत्पन्न करते. MYMGK1R820FRSR चे आउटपुट करंट 20A इतके जास्त आहे, जे कोर व्हॉल्यूमला पूर्ण करतेtagई सध्याची मागणी. नंतर DCDC चिप ETA12 द्वारे + 1471V पॉवर सप्लाय चार पॉवर सप्लाय व्युत्पन्न केले जातात:+1.2V,+1.8V+3.3V, आणि MGTAVTT. GTX ट्रान्सीव्हरमध्ये वापरलेले MGTAVCC DCDC चिप ETA8156 द्वारे व्युत्पन्न केले जाते आणि GTX+3819V चा सहायक वीज पुरवठा जनरेट करण्यासाठी LDO चिप SPX1-8-1.8 वापरला जातो. VTT आणि VREF voltagDDR4 चे es TPS51200 द्वारे व्युत्पन्न केले जातात.

भाग 1.8: आकार परिमाण

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (9)

भाग 1.9: बोर्ड टू बोर्ड कनेक्टर्स पिन असाइनमेंट कोर बोर्ड एकूण सहा हाय-स्पीड विस्तार कनेक्टर्सचा विस्तार करतो आणि चार 120-पिन इंटर-बोर्ड कनेक्टर (J1, J3, J4, J5) आणि दोन 80-पिन इंटर-बोर्ड वापरतो. वाहक बोर्डला जोडण्यासाठी बोर्ड कनेक्टर (J2, J6). कनेक्टर Panasonic चे AXK5A2137YG आणि AXK580137YG वापरतो. संबंधित वाहक प्लेट्सचे कनेक्टर AXK6A2337YG आणि AXK680337YG आहेत. J1 BANK66 आणि BANK68 च्या IO शी जोडलेले आहे आणि पॉवर 1.8V आहे.

J1 कनेक्टरची पिन असाइनमेंट
J2 कनेक्टर 80 पिन, ट्रान्सीव्हर BANK226~228 चे हाय-स्पीड डिफरेंशियल सिग्नल कनेक्ट करा.

J1 पिन सिग्नलचे नाव FPGA पिन J1 पिन सिग्नलचे नाव FPGA पिन
1 B66_L3_N C8 2 B66_L1_N E8
3 B66_L3_P D8 4 B66_L1_P F8
5 B66_L7_N K8 6 B66_L2_N A9
7 B66_L7_P L8 8 B66_L2_P B9
J1 पिन सिग्नलचे नाव FPGA पिन J1 पिन सिग्नलचे नाव FPGA पिन
1 B66_L3_N C8 2 B66_L1_N E8
3 B66_L3_P D8 4 B66_L1_P F8
5 B66_L7_N K8 6 B66_L2_N A9
7 B66_L7_P L8 8 B66_L2_P B9
79 GND 80 GND
81 B68_L16_N F19 82 B68_L10_N D18
83 B68_L16_P G19 84 B68_L10_P D19
85 B68_L18_N H18 86 B68_L1_N A14
87 B68_L18_P H19 88 B68_L1_P B14
89 GND 90 GND
91 B68_L22_N J18 92 B68_L3_N A15
93 B68_L22_P J19 94 B68_L3_P B15
95 B68_L24_N L18 96 B68_L5_N B16
97 B68_L24_P L19 98 B68_L5_P B17
99 GND 100 GND
101 B68_L13_N G16 102 B68_L7_N C14
103 B68_L13_P G17 104 B68_L7_P D14
105 B68_L14_N F17 106 B68_L6_N C17
107 B68_L14_P F18 108 B68_L6_P C18
109 GND 110 GND
111 B68_L12_N E17 112 B68_L2_N A18
113 B68_L12_P E18 114 B68_L2_P A19
115 B68_L17_N H16 116 B68_L4_N B19
117 B68_L17_P H17 118 B68_L4_P C19
119 GND 120 GND

J2 कनेक्टरची पिन असाइनमेंट
J3 हा ट्रान्सीव्हर BANK224~226 चा हाय-स्पीड डिफरन्स सिग्नल आहे आणि BANK64, BANK65 चा आंशिक सिग्नल आहे

J2 पिन सिग्नलचे नाव FPGA पिन J2 पिन सिग्नलचे नाव FPGA पिन
1 GND 2 GND
3 226_TX2_N U3 4 226_RX2_N T1
5 226_TX2_P U4 6 ५०५_आरएक्स३_पी T2
7 GND 8 GND
9 226_TX3_N R3 10 226_RX3_N P1
11 226_TX3_P R4 12 ५०५_आरएक्स३_पी P2
13 GND 14 GND
15 ५०५_CLK226_N T5 16 ५०५_CLK226_N V5
17 226_CLK1_P T6 18 226_CLK0_P V6
19 GND 20 GND
21 227_TX0_P N4 22 ५०५_आरएक्स३_पी M2
23 227_TX0_N N3 24 227_RX0_N M1
25 GND 26 GND
27 227_TX1_P L4 28 ५०५_आरएक्स३_पी K2
29 227_TX1_N L3 30 227_RX1_N K1
31 GND 32 GND
33 227_TX2_P J4 34 ५०५_आरएक्स३_पी H2
35 227_TX2_N J3 36 227_RX2_N H1
37 GND 38 GND
39 227_TX3_P G4 40 ५०५_आरएक्स३_पी F2
41 227_TX3_N G3 42 227_RX3_N F1
43 GND 44 GND
45 227_CLK1_P M6 46 227_CLK0_P P6
47 ५०५_CLK227_N M5 48 ५०५_CLK227_N P5
49 GND 50 GND
51 228_TX0_P F6 52 ५०५_आरएक्स३_पी E4
53 228_TX0_N F5 54 228_RX0_N E3
55 GND 56 GND
57 228_TX1_P D6 58 ५०५_आरएक्स३_पी D2
59 228_TX1_N D5 60 228_RX1_N D1
61 GND 62 GND
63 228_TX2_P C4 64 ५०५_आरएक्स३_पी B2
65 228_TX2_N C3 66 228_RX2_N B1
67 GND 68 GND
69 228_TX3_P B6 70 ५०५_आरएक्स३_पी A4
71 228_TX3_N B5 72 228_RX3_N A3
73 GND 74 GND
75 228_CLK1_P H6 76 228_CLK0_P K6
77 ५०५_CLK228_N H5 78 ५०५_CLK228_N K5
79 GND 80 GND

J3 कनेक्टरची पिन असाइनमेंट

J3 पिन सिग्नलचे नाव FPGA पिन J3 पिन सिग्नलचे नाव FPGA पिन
1 B64_L7_N AF13 2 B64_L21_N AL9
3 B64_L7_P AE13 4 B64_L21_P AK10
5 B64_L11_N AH12 6 B64_L24_N AL8
7 B64_L11_P AG12 8 B64_L24_P AK8
9 GND L7 10 GND
11 B64_L9_N AF12 12 B64_L12_N AH11
13 B64_L9_P AE12 14 B64_L12_P AG11
15 B64_L13_N AG10 16 B64_L14_N AG9
17 B64_L13_P AF10 18 B64_L14_P AF9
19 GND L7 20 GND
21 B64_L10_N AE11 22 B64_L15_N AF8
23 B64_L10_P AD11 24 B64_L15_P AE8
25 B64_L18_N AH8 26 B64_L16_N AE10
27 B64_L18_P AH9 28 B64_L16_P AD10
29 GND L7 30 GND
31 B64_L17_N AD8 32 FPGA_TCK AC9
33 B64_L17_P AD9 34 FPGA_TDO U9
35 B64_L23_N AJ8 36 FPGA_TMS W9
37 B64_L23_P AJ9 38 FPGA_TDI V9
39 GND L7 40 GND
41 बी६५_टी०यू H23 42 बी६५_टी०यू E12
43 बी६५_टी०यू K22 44 बी६५_टी०यू F12
45 बी६५_टी०यू N23 46 बी६५_टी०यू L9
47 बी६५_टी०यू N27 48 NC
49 GND L7 50 GND
51 224_TX0_N AN3 52 224_RX0_N AP1
53 224_TX0_P AN4 54 ५०५_आरएक्स३_पी AP2
55 GND L7 56 GND
57 224_TX1_N AM5 58 224_RX1_N AM1
59 224_TX1_P AM6 60 ५०५_आरएक्स३_पी AM2
61 GND L7 62 GND
63 224_TX2_N AL3 64 224_RX2_N AK1
65 224_TX2_P AL4 66 ५०५_आरएक्स३_पी AK2
67 GND L7 68 GND
69 224_TX3_N AK5 70 224_RX3_N AJ3
71 224_TX3_P AK6 72 ५०५_आरएक्स३_पी AJ4
73 GND L7 74 GND
75 ५०५_CLK224_N AD5 76 ५०५_CLK224_N AF5
77 224_CLK1_P AD6 78 224_CLK0_P AF6
79 GND L7 80 GND
81 225_TX0_N AH5 82 225_RX0_N AH1
83 225_TX0_P AH6 84 ५०५_आरएक्स३_पी AH2
85 GND L7 86 GND
87 225_TX1_N AG3 88 225_RX1_N AF1
89 225_TX1_P AG4 90 ५०५_आरएक्स३_पी AF2
91 GND L7 92 GND
93 225_TX2_N AE3 94 225_RX2_N AD1
95 225_TX2_P AE4 96 ५०५_आरएक्स३_पी AD2
97 GND L7 98 GND
99 225_TX3_N AC3 100 225_RX3_N AB1
101 225_TX3_P AC4 102 ५०५_आरएक्स३_पी AB2
103 GND L7 104 GND
105 ५०५_CLK225_N Y5 106 ५०५_CLK225_N AB5
107 225_CLK1_P Y6 108 225_CLK0_P AB6
109 GND L7 110 GND
111 226_TX0_N AA3 112 226_RX0_N Y1
113 226_TX0_P AA4 114 ५०५_आरएक्स३_पी Y2
115 GND L7 116 GND
117 226_TX1_N W3 118 226_RX1_N V1
119 226_TX1_P W4 120 ५०५_आरएक्स३_पी V2

J4 BANK48 चा सिग्नल आणि BANK64 चा आंशिक सिग्नल जोडतो. J4 कनेक्टरची पिन असाइनमेंट

J4 पिन सिग्नलचे नाव FPGA पिन J4 पिन सिग्नलचे नाव FPGA पिन
1 B48_L8_N AG34 2 बी६५_टी०यू AA33
3 B48_L8_P AF33 4 बी६५_टी०यू AE31
5 B48_L7_N AG32 6 बी६५_टी०यू V32
7 B48_L7_P AG31 8 बी६५_टी०यू U29
9 GND 10 GND
11 B48_L10_N AF34 12 B48_L18_N AD33
13 B48_L10_P AE33 14 B48_L18_P AC33
J4 पिन सिग्नलचे नाव FPGA पिन J4 पिन सिग्नलचे नाव FPGA पिन
1 B48_L8_N AG34 2 बी६५_टी०यू AA33
3 B48_L8_P AF33 4 बी६५_टी०यू AE31
5 B48_L7_N AG32 6 बी६५_टी०यू V32
7 B48_L7_P AG31 8 बी६५_टी०यू U29
9 GND 10 GND
11 B48_L10_N AF34 12 B48_L18_N AD33
13 B48_L10_P AE33 14 B48_L18_P AC33
85 NC 86 NC
87 NC 88 पॉवर_पीजी
89 GND 90 GND
91 B64_L8_N AJ13 92 बी६५_टी०यू AJ11
93 B64_L8_P AH13 94 बी६५_टी०यू AM9
95 B64_L6_N AL13 96 बी६५_टी०यू AK11
97 B64_L6_P AK13 98 बी६५_टी०यू AJ10
99 GND 100 GND
101 B64_L1_N AP10 102 B64_L2_N AP13
103 B64_L1_P AP11 104 B64_L2_P AN13
105 B64_L4_N AN12 106 B64_L22_N AP8
107 B64_L4_P AM12 108 B64_L22_P AN8
109 GND 110 GND
111 B64_L20_N AP9 112 B64_L19_N AM10
113 B64_L20_P AN9 114 B64_L19_P AL10
115 B64_L3_N AN11 116 B64_L5_N AL12
117 B64_L3_P AM11 118 B64_L5_P AK12
119 GND 120 GND

J5 BANK47 चा सिग्नल आणि BANK65 चा आंशिक सिग्नल जोडतो. J5 कनेक्टरची पिन असाइनमेंट

J5 पिन सिग्नलचे नाव FPGA पिन J5 पिन सिग्नलचे नाव FPGA पिन
1 B65_L10_N K23 2 NC
3 B65_L10_P L22 4 NC
5 B65_L6_N H24 6 B65_L23_N M21
7 B65_L6_P J23 8 B65_L23_P N21
9 GND L7 10 GND
11 B65_L19_N M22 12 NC
13 B65_L19_P N22 14 B65_L2_P G25
15 B65_L9_N K25 16 B65_L1_N G27
17 B65_L9_P L25 18 B65_L1_P H27
19 GND L7 20 GND
21 B65_L24_N K21 22 B65_L5_N H26
23 B65_L24_P K20 24 B65_L5_P J26
25 B65_L12_N M24 26 B65_L4_N J25
27 B65_L12_P N24 28 B65_L4_P J24
29 GND L7 30 GND
31 B65_L20_N P21 32 B65_L3_N K27
33 B65_L20_P P20 34 B65_L3_P K26
35 B65_L7_N L27 36 B65_L11_N M26
37 B65_L7_P M27 38 B65_L11_P M25
39 GND L7 40 GND
41 B65_L13_N N26 42 B65_L18_N P23
43 B65_L13_P P26 44 B65_L18_P R23
45 B65_L14_N P25 46 B65_L15_N R27
47 B65_L14_P P24 48 B65_L15_P T27
49 GND 50 GND
51 B65_L8_N L24 52 B65_L17_N R26
53 B65_L8_P L23 54 B65_L17_P R25
55 NC 56 B65_L16_N T25
57 NC 58 B65_L16_P T24
59 GND L7 60 GND
61 B47_L11_N AA23 62 B47_L19_N V28
63 B47_L11_P Y23 64 B47_L19_P V27
65 B47_L14_N Y25 66 B47_L22_N U27
67 B47_L14_P W25 68 B47_L22_P U26
69 GND 70 GND
71 B47_L7_N AB22 72 B47_L20_N U25
73 B47_L7_P AA22 74 B47_L20_P U24
75 B47_L21_N Y28 76 B47_L17_N T23
77 B47_L21_P W28 78 B47_L17_P T22
79 GND 80 GND
81 B47_L3_N AC24 82 B47_L15_N U22
83 B47_L3_P AB24 84 B47_L15_P U21
85 B47_L23_N W29 86 B47_L24_N W26
87 B47_L23_P V29 88 B47_L24_P V26
89 GND 90 GND
91 B47_L10_N AC21 92 B47_L13_N W24
93 B47_L10_P AB21 94 B47_L13_P W23
95 B47_L5_N AB27 96 B47_L1_N Y27
97 B47_L5_P AA27 98 B47_L1_P Y26
99 GND 100 GND
101 B47_L9_N AB20 102 B47_L12_N AA25
103 B47_L9_P AA20 104 B47_L12_P AA24
105 B47_L4_N AC27 106 B47_L6_N AB26
107 B47_L4_P AC26 108 B47_L6_P AB25
109 GND 110 GND
111 B47_L8_N AC23 112 B47_L16_N V23
113 B47_L8_P AC22 114 B47_L16_P V22
115 B47_L2_N AD26 116 B47_L18_N W21
117 B47_L2_P AD25 118 B47_L18_P V21
119 GND 120 GND

J6 12V पॉवर, BANK66 चा सिग्नल आणि BANK68 चा आंशिक सिग्नल जोडतो. J6 कनेक्टरची पिन असाइनमेंट

J6 पिन सिग्नलचे नाव FPGA पिन J6 पिन सिग्नलचे नाव FPGA पिन
1 +12V 2 +12V
3 +12V 4 +12V
5 +12V 6 +12V
7 +12V 8 +12V
9 +12V 10 +12V
11 GND 12 GND
13 B67_L17_N A20 14 B67_L8_N A25
15 B67_L17_P B20 16 B67_L8_P B25
17 B67_L16_N C22 18 B67_L6_N A28
19 B67_L16_P C21 20 B67_L6_P A27
21 GND 22 GND
23 B67_L15_N B22 24 B67_L13_N C23
25 B67_L15_P B21 26 B67_L13_P D23
27 B67_L11_N D25 28 B67_L12_N C24
29 B67_L11_P E25 30 B67_L12_P D24
31 GND 32 GND
33 B67_L18_N D21 34 B67_L4_N A29
35 B67_L18_P D20 36 B67_L4_P B29
37 B67_L20_N E21 38 B67_L2_N B27
39 B67_L20_P E20 40 B67_L2_P C27
41 GND 42 GND
43 B67_L14_N E23 44 B67_L1_N E27
45 B67_L14_P E22 46 B67_L1_P F27
47 B67_L22_N F20 48 B67_L10_N A24
49 B67_L22_P G20 50 B67_L10_P B24
51 GND 52 GND
53 B67_L19_N F25 54 B67_L9_N B26
55 B67_L19_P G24 56 B67_L9_P C26
57 B67_L24_N G21 58 B67_L5_N C28
59 B67_L24_P H21 60 B67_L5_P D28
61 GND 62 GND
63 B67_L21_N F24 64 B67_L3_N D29
65 B67_L21_P F23 66 B67_L3_P E28
67 B67_L23_N F22 68 B67_L7_N D26
69 B67_L23_P G22 70 B67_L7_P E26
71 GND 72 GND
73 बी६५_टी०यू C16 74 बी६५_टी०यू A23
75 बी६५_टी०यू H14 76 बी६५_टी०यू A22
77 बी६५_टी०यू L17 78 बी६५_टी०यू H22
79 NC 80 NC

भाग २: वाहक मंडळ

भाग 2.1: परिचय

मागील कार्य परिचयाद्वारे, आपण वाहक बोर्ड भागाचे कार्य समजून घेऊ शकता.

  • 2-चॅनेल फायबर इंटरफेस
  • 1-चॅनेल PCIEx8 इंटरफेस
  • 1-चॅनेल USB UART इंटरफेस
  • 1-चॅनेल इथरनेट RJ45 इंटरफेस
  • 3-चॅनेल FMC इंटरफेस
  • 1-चॅनेल मायक्रो SD कार्ड स्लॉट
  • 2-चॅनेल SMA इंटरफेस
  • EEPROM, तापमान आणि आर्द्रता सेन्सर
  • JTAG डीबगिंग इंटरफेस
  • 7 एलईडी दिवे
  • 2 कळा

भाग २.२: PCIE X2.2 इंटरफेस
AXKU042 डेव्हलपमेंट बोर्ड PCIEx3.0 गोल्ड फिंगरला ट्रान्सीव्हर्सच्या 8 जोड्या जोडण्यासाठी PCIe8 x 8 इंटरफेससह सुसज्ज आहे, ते PCIEex8, PCIEex4, PCIex2 आणि PCIex1 च्या डेटा कम्युनिकेशनची जाणीव करू शकते. PCIe इंटरफेसचे प्रसारित आणि प्राप्त सिग्नल थेट FPGA च्या GTP ट्रान्सीव्हरशी जोडलेले आहेत. TX आणि RX सिग्नलचे आठ चॅनेल FPGA शी विभेदक सिग्नलमध्ये जोडलेले आहेत आणि सिंगल-चॅनेल कम्युनिकेशन रेट 8Gbps बँडविड्थ पर्यंत असू शकतो. AXKU042 FPGA डेव्हलपमेंट बोर्डच्या PCIe इंटरफेसचे डिझाइन आकृती आकृती 2-2-1 मध्ये दाखवले आहे, जेथे TX ट्रान्समिट सिग्नल आणि संदर्भ घड्याळ CLK सिग्नल AC कपल्ड मोडमध्ये जोडलेले आहेत.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (10)

PCIe x8 इंटरफेस पिन असाइनमेंट

सिग्नलचे नाव FPGA पिन नाव पिन

क्रमांक

वर्णन
PCIE_RX0_N एमजीटीएचआरएक्सएन३_२२६ AB1 PCIE चॅनेल 0 डेटा ट्रान्समिट नकारात्मक
PCIE_RX0_P एमजीटीएचआरएक्सपी२_२२६ AB2 PCIE चॅनल 0 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_RX1_N एमजीटीएचआरएक्सएन३_२२६ AD1 PCIE चॅनेल 1 डेटा ट्रान्समिट नकारात्मक
PCIE_RX1_P एमजीटीएचआरएक्सपी२_२२६ AD2 PCIE चॅनल 1 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_RX2_N एमजीटीएचआरएक्सएन३_२२६ AF1 PCIE चॅनेल 2 डेटा ट्रान्समिट नकारात्मक
PCIE_RX2_P एमजीटीएचआरएक्सपी२_२२६ AF2 PCIE चॅनल 2 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_RX3_N एमजीटीएचआरएक्सएन३_२२६ AH1 PCIE चॅनेल 3 डेटा ट्रान्समिट नकारात्मक
PCIE_RX3_P एमजीटीएचआरएक्सपी२_२२६ AH2 PCIE चॅनल 3 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_RX4_N एमजीटीएचआरएक्सएन३_२२६ AJ3 PCIE चॅनेल 4 डेटा ट्रान्समिट नकारात्मक
PCIE_RX4_P एमजीटीएचआरएक्सपी२_२२६ AJ4 PCIE चॅनल 4 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_RX5_N एमजीटीएचआरएक्सएन३_२२६ AK1 PCIE चॅनेल 5 डेटा ट्रान्समिट नकारात्मक
PCIE_RX5_P एमजीटीएचआरएक्सपी२_२२६ AK2 PCIE चॅनल 5 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_RX6_N एमजीटीएचआरएक्सएन३_२२६ AM1 PCIE चॅनेल 6 डेटा ट्रान्समिट नकारात्मक
PCIE_RX6_P एमजीटीएचआरएक्सपी२_२२६ AM2 PCIE चॅनल 6 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_RX7_N एमजीटीएचआरएक्सएन३_२२६ AP1 PCIE चॅनेल 7 डेटा ट्रान्समिट नकारात्मक
PCIE_RX7_P एमजीटीएचआरएक्सपी२_२२६ AP2 PCIE चॅनल 7 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_TX0_N एमजीटीएचटीएक्सएन३_२२६ AC3 PCIE चॅनेल 0 डेटा ट्रान्समिट नकारात्मक
PCIE_TX0_P एमजीटीएचटीएक्सपी१_२२६ AC4 PCIE चॅनल 0 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_TX1_N एमजीटीएचटीएक्सएन३_२२६ AE3 PCIE चॅनेल 1 डेटा ट्रान्समिट नकारात्मक
PCIE_TX1_P एमजीटीएचटीएक्सपी१_२२६ AE4 PCIE चॅनल 1 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_TX2_N एमजीटीएचटीएक्सएन३_२२६ AG3 PCIE चॅनेल 2 डेटा ट्रान्समिट नकारात्मक
PCIE_TX2_P एमजीटीएचटीएक्सपी१_२२६ AG4 PCIE चॅनल 2 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_TX3_N एमजीटीएचटीएक्सएन३_२२६ AH5 PCIE चॅनेल 3 डेटा ट्रान्समिट नकारात्मक
PCIE_TX3_P एमजीटीएचटीएक्सपी१_२२६ AH6 PCIE चॅनल 3 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_TX4_N एमजीटीएचटीएक्सएन३_२२६ AK5 PCIE चॅनेल 4 डेटा ट्रान्समिट नकारात्मक
PCIE_TX4_P एमजीटीएचटीएक्सपी१_२२६ AK6 PCIE चॅनल 4 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_TX5_N एमजीटीएचटीएक्सएन३_२२६ AL3 PCIE चॅनेल 5 डेटा ट्रान्समिट नकारात्मक
PCIE_TX5_P एमजीटीएचटीएक्सपी१_२२६ AL4 PCIE चॅनल 5 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_TX6_N एमजीटीएचटीएक्सएन३_२२६ AM5 PCIE चॅनेल 6 डेटा ट्रान्समिट नकारात्मक
PCIE_TX6_P एमजीटीएचटीएक्सपी१_२२६ AM6 PCIE चॅनल 6 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_TX7_N एमजीटीएचटीएक्सएन३_२२६ AN3 PCIE चॅनेल 7 डेटा ट्रान्समिट नकारात्मक
PCIE_TX7_P एमजीटीएचटीएक्सपी१_२२६ AN4 PCIE चॅनल 7 डेटा ट्रान्समिट पॉझिटिव्ह
PCIE_CLK_N MGTREFCLK0N_225 AB5 PCIE चॅनेल संदर्भ घड्याळ नकारात्मक
PCIE_CLK_P MGTREFCLK0P_225 AB6 PCIE चॅनेल संदर्भ घड्याळ सकारात्मक
PCIE_PERST IO_T3U_N12_PERSTN0_65 K22 PCIE कार्ड रीसेट सिग्नल

भाग २.३: SFP+ ऑप्टिकल फायबर इंटरफेस

AXKU042 FPGA डेव्हलपमेंट बोर्डमध्ये दोन SFP इंटरफेस आहेत. वापरकर्ते SFP ऑप्टिकल मॉड्यूल (बाजारात 1.25G, 2.5G, 10G ऑप्टिकल मॉड्यूल) खरेदी करू शकतात आणि ऑप्टिकल फायबर डेटा कम्युनिकेशनसाठी या 2 ऑप्टिकल फायबर इंटरफेसमध्ये समाविष्ट करू शकतात. 2 ऑप्टिकल फायबर इंटरफेस अनुक्रमे FPGA BANK2 GTH ट्रान्सीव्हरच्या 226 RX/TX शी जोडलेले आहेत. TX सिग्नल आणि RX सिग्नल दोन्ही FPGA आणि ऑप्टिकल मॉड्यूलला डिफरेंशियल सिग्नल मोडमध्ये DC ब्लॉकिंग कॅपेसिटरद्वारे जोडलेले आहेत आणि प्रत्येक TX ट्रांसमिशन आणि RX रिसेप्शनचा डेटा दर 16.3Gb/s इतका उच्च आहे. BANK226 च्या GXH ट्रान्सीव्हरचे संदर्भ घड्याळ विभेदक क्रिस्टल ऑसिलेटर 156.25M द्वारे प्रदान केले आहे.

FPGA आणि SFP फायबरचे डिझाइन आकृती खालील आकृती 2-3-1 मध्ये दाखवले आहे.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (11)

आकृती 2-3-1 SFP फायबर योजनाबद्ध आकृती
1 ला फायबर इंटरफेस FPGA पिन असाइनमेंट खालीलप्रमाणे आहे:

सिग्नलचे नाव FPGA पिन वर्णन
SFP1_TX_P U4 SFP ऑप्टिकल मॉड्यूल डेटा ट्रान्समिट पॉझिटिव्ह
SFP1_TX_N U3 SFP ऑप्टिकल मॉड्यूल डेटा ट्रान्समिट नकारात्मक
SFP1_RX_P T2 SFP ऑप्टिकल मॉड्यूल डेटा ट्रान्समिट पॉझिटिव्ह
SFP1_RX_N T1 SFP ऑप्टिकल मॉड्यूल डेटा ट्रान्समिट नकारात्मक
एसएफपी१_टीएक्स_डीआयएस AN11 SFP ऑप्टिकल मॉड्यूल हस्तांतरण अक्षम करा, सक्रिय उच्च
एसएफपी १_तोटा AP9 SFP लाइट ऑप्टिकल लॉस, उच्च पातळी म्हणजे कोणताही प्रकाश सिग्नल प्राप्त होत नाही

2रा फायबर इंटरफेस FPGA पिन असाइनमेंट खालीलप्रमाणे आहे

सिग्नलचे नाव FPGA पिन वर्णन
SFP2_TX_P W4 SFP ऑप्टिकल मॉड्यूल डेटा ट्रान्समिट पॉझिटिव्ह
SFP2_TX_N W3 SFP ऑप्टिकल मॉड्यूल डेटा ट्रान्समिट नकारात्मक
SFP2_RX_P V2 SFP ऑप्टिकल मॉड्यूल डेटा ट्रान्समिट पॉझिटिव्ह
SFP2_RX_N V1 SFP ऑप्टिकल मॉड्यूल डेटा ट्रान्समिट नकारात्मक
एसएफपी१_टीएक्स_डीआयएस AM11 SFP ऑप्टिकल मॉड्यूल हस्तांतरण अक्षम करा, सक्रिय उच्च
एसएफपी १_तोटा AN9 SFP लाइट ऑप्टिकल लॉस, उच्च पातळी म्हणजे कोणताही प्रकाश सिग्नल प्राप्त होत नाही


भाग 2.4: गिगाबिट इथरनेट इंटरफेस AXKU1 FPGA डेव्हलपमेंट बोर्डवर 042 गिगाबिट इथरनेट पोर्ट आहे. GPHY चिप वापरकर्त्यांना नेटवर्क संप्रेषण सेवा प्रदान करण्यासाठी Micrel ची KSZ9031RNX इथरनेट PHY चिप वापरते. KSZ9031RNX चिप 10/100/1000 Mbps नेटवर्क ट्रान्समिशन रेटला सपोर्ट करते आणि RGMII इंटरफेसद्वारे सिस्टमच्या MAC लेयरशी संवाद साधते. KSZ9031RNX MDI/MDX अनुकूलन, विविध गती रूपांतर, मास्टर/स्लेव्ह अनुकूलन, आणि PHY नोंदणी व्यवस्थापनासाठी MDIO बसला समर्थन देते. जेव्हा KSZ9031RNX चालू केले जाते, तेव्हा ते स्वतःचे ऑपरेटिंग मोड निर्धारित करण्यासाठी काही विशिष्ट IO ची पातळी स्थिती शोधेल. टेबल 3-5-1 GPHY चिप चालू केल्यानंतर डीफॉल्ट सेटिंग्जचे वर्णन करते.

कॉन्फिगरेशन पिन वर्णन कॉन्फिगरेशन मूल्य
फ्याड[2:0] MDIO/MDC मोड PHY पत्ता PHY पत्ता 为 011
CLK125_EN 125Mhz घड्याळ आउटपुट निवड सक्षम करा सक्षम करा
एलईडी_मोड एलईडी लाइट मोड कॉन्फिगरेशन सिंगल एलईडी लाइट मोड
मोड०~मोड३ दुवा रुपांतर आणि पूर्ण डुप्लेक्स

कॉन्फिगरेशन

10/100/1000 अनुकूल, सुसंगत

फुल डुप्लेक्स, हाफ डुप्लेक्स सह

जेव्हा नेटवर्क गिगाबिट इथरनेटशी जोडलेले असते, तेव्हा FPGA चिप आणि PHY चिप KSZ9031RNX चे डेटा ट्रान्समिशन RGMII बसद्वारे संप्रेषित केले जाते, ट्रान्समिशन घड्याळ 125Mhz आहे आणि डेटा एस.ampवाढत्या काठावर नेले आणि घसरण sampघड्याळाचा भाग. जेव्हा नेटवर्क 100M इथरनेटशी जोडलेले असते, तेव्हा FPGA चिप आणि PHY चिप KSZ9031RNX चे डेटा ट्रान्समिशन RMII बसद्वारे संप्रेषित केले जाते आणि ट्रान्समिशन घड्याळ 25Mhz आहे. डेटा s आहेampवाढत्या काठावर नेले आणि घसरण sampघड्याळाचा भाग. आकृती 2-4-1 मध्ये दर्शविल्याप्रमाणे इथरनेट PHY चिप कनेक्शन आकृती:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (12)

आकृती 2-4-1 योजनाबद्ध आकृती
गिगाबिट इथरनेट इंटरफेस पिन असाइनमेंट खालीलप्रमाणे आहेत:

सिग्नलचे नाव FPGA पिन नाव पिन क्रमांक वर्णन
PHY_GTXC B48_L21_N W34 इथरनेट 1 ट्रान्समिट घड्याळ
PHY_TXD0 बद्दल B48_L18_N AD33 इथरनेट 1 ट्रान्समिट डेटा बिट0
PHY_TXD1 बद्दल B48_L18_P AC33 इथरनेट 1 ट्रान्समिट डेटा बिट1
PHY_TXD2 बद्दल B48_L23_N V34 इथरनेट 1 ट्रान्समिट डेटा बिट2
PHY_TXD3 बद्दल B48_L23_P U34 इथरनेट 1 ट्रान्समिट डेटा बिट3
PHY_TXEN बद्दल B48_L21_P V33 इथरनेट 1 ट्रान्समिट सक्षम सिग्नल
PHY_RXC B48_L12_P AC31 इथरनेट 1 प्राप्त घड्याळ
PHY_RXD3 बद्दल B48_L17_N AB34 इथरनेट 1 डेटा बिट0 प्राप्त करा
PHY_RXD2 बद्दल B48_L17_P AA34 इथरनेट 1 डेटा बिट1 प्राप्त करा
PHY_RXD1 बद्दल B48_L15_N AD34 इथरनेट 1 डेटा बिट2 प्राप्त करा
PHY_RXD0 बद्दल B48_L15_P AC34 इथरनेट 1 डेटा बिट3 प्राप्त करा
PHY_RXDV B48_L12_N AC32 इथरनेट 1 प्राप्त सिग्नल सक्षम करा
PHY_MDC बी६५_टी०यू AA33 इथरनेट 1MDIO व्यवस्थापन घड्याळ
PHY_MDIO बी६५_टी०यू AE31 इथरनेट 1MDIO व्यवस्थापन डेटा
PHY_RESET बी६५_टी०यू V32 इथरनेट चिप रीसेट

भाग 2.5: यूएसबी ते सिरीयल पोर्ट
AXKU042 FPGA डेव्हलपमेंट बोर्ड सीरियल कम्युनिकेशन आणि डेव्हलपमेंट बोर्डच्या डीबगिंगसाठी UART ते USB इंटरफेससह सुसज्ज आहे. रूपांतरण चिप सिलिकॉन लॅब्स CP2102GM ची USB-UAR चिप वापरते. सीपी2102 सीरियल चिप आणि एफपीजीए वेगवेगळ्या एफपीजीए बँक व्हॉल्यूमशी जुळवून घेण्यासाठी लेव्हल-शिफ्टिंग चिपद्वारे जोडलेले आहेतtages यूएसबी इंटरफेस मिनी यूएसबी इंटरफेस वापरतो, जो यूएसबी केबलसह एफपीजीए डेव्हलपमेंट बोर्डवर सीरियल डेटा कम्युनिकेशनसाठी वरच्या पीसीच्या यूएसबी पोर्टशी कनेक्ट केला जाऊ शकतो. यूएसबी यूआर्ट सर्किट डिझाइनचा योजनाबद्ध आकृती टेबल 6-1 मध्ये खाली दर्शविला आहे:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (13)

आकृती 2-5-1 यूएसबी ते सिरीयल पोर्ट स्कीमॅटिक डायग्राम यूएसबी ते सीरियल पोर्ट पिन असाइनमेंट

सिग्नलचे नाव FPGA पिन नाव पिन

क्रमांक

वर्णन
UART_RXD बी६५_टी०यू AJ11 Uart डेटा इनपुट
UART_TXD बी६५_टी०यू AM9 Uart डेटा आउटपुट

भाग 2.6: FMC विस्तार बंदर
AXKU042 FPGA डेव्हलपमेंट बोर्ड दोन मानक FMC LPC विस्तार पोर्ट आणि एक मानक FMC HPC विस्तार पोर्टसह येतो जे XILINX किंवा ALINX (HDMI इनपुट आणि आउटपुट मॉड्यूल्स, द्विनेत्री कॅमेरा मॉड्यूल्स, हाय-स्पीड AD मॉड्यूल्स इ.) च्या विविध FMC मॉड्यूल्सशी कनेक्ट केले जाऊ शकतात. .). LPC FMC1 विस्तार पोर्टमध्ये विभेदक सिग्नलच्या 36 जोड्या आहेत, जे FPGA चिपच्या BANK47 आणि BANK48 च्या IO शी जोडलेले आहेत. BANK47 आणि BANK48 ची IO पातळी 1.8V आहे आणि ती सुधारली जाऊ शकत नाही.

1-पेअर स्पीड GTH ट्रान्सीव्हर सिग्नल BNAK226 शी जोडलेला आहे. LPC FMC2 विस्तार पोर्टमध्ये विभेदक सिग्नलच्या 36 जोड्या आहेत, जे FPGA चिपच्या BANK64 आणि BANK65 च्या IO शी जोडलेले आहेत. पातळी मानक व्हॉल द्वारे निर्धारित केले जातेtage BANK चा VADJ, आणि डीफॉल्ट 3.3V आहे. FMC HPC विस्तार पोर्टमध्ये भिन्न IO सिग्नलच्या 58 जोड्या आहेत, जे अनुक्रमे FPGA चिप्स BANK66, BANK67, आणि BANK68 आणि व्हॉल्यूमशी जोडलेले आहेत.tage मानक 1.8V आहे. 8 हाय-स्पीड GTH ट्रान्सीव्हर सिग्नल FPGA चिप BANK227 आणि BANK228 च्या IO शी जोडलेले आहेत. FPGA आणि FMC LPC कनेक्टरचे योजनाबद्ध आकृत्या आकृती 2-6-1, 2-6-2 आणि 2-6-3 मध्ये दर्शविल्या आहेत:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (14)ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (15)

आकृती 2-6-3 HPC FMC3 योजनाबद्ध आकृती
पहिली FMC LPC कनेक्टर्स पिन असाइनमेंट

सिग्नलचे नाव पिन नाव पिन क्रमांक वर्णन
FMC1_LPC_CLK0_N बद्दल B47_L11_N AA23 FMC संदर्भ 1ला संदर्भ घड्याळ N
FMC1_LPC_CLK0_P बद्दल अधिक जाणून घ्या B47_L11_P Y23 FMC संदर्भ 1ला संदर्भ घड्याळ P
FMC1_LPC_CLK1_N बद्दल B48_L14_N AB31 FMC संदर्भ 2रा संदर्भ घड्याळ N
FMC1_LPC_CLK1_P बद्दल अधिक जाणून घ्या B48_L14_P AB30 FMC संदर्भ 2रा संदर्भ घड्याळ P
FMC1_LPC_LA00_CC_N बद्दल B47_L13_N W24 FMC संदर्भ 0 वा डेटा ( घड्याळ ) एन
FMC1_LPC_LA00_CC_P बद्दल B47_L13_P W23 एफएमसी संदर्भ 0 वा डेटा ( घड्याळ ) पी
FMC1_LPC_LA01_CC_N बद्दल B47_L12_N AA25 एफएमसी संदर्भ 1 ला डेटा ( घड्याळ ) एन
FMC1_LPC_LA01_CC_P बद्दल B47_L12_P AA24 एफएमसी संदर्भ 1 ला डेटा ( घड्याळ ) पी
FMC1_LPC_LA02_N बद्दल B47_L18_N W21 FMC संदर्भ दुसरा डेटा N
FMC1_LPC_LA02_P बद्दल अधिक जाणून घ्या B47_L18_P V21 FMC संदर्भ दुसरा डेटा P
FMC1_LPC_LA03_N बद्दल B47_L16_N V23 FMC संदर्भ 3रा डेटा N
FMC1_LPC_LA03_P बद्दल अधिक जाणून घ्या B47_L16_P V22 FMC संदर्भ 3रा डेटा P
FMC1_LPC_LA04_N बद्दल B47_L6_N AB26 FMC संदर्भ 4 था डेटा एन
FMC1_LPC_LA04_P बद्दल अधिक जाणून घ्या B47_L6_P AB25 FMC संदर्भ 4 था डेटा P
FMC1_LPC_LA05_N बद्दल B47_L23_N W29 FMC संदर्भ 5 था डेटा एन
FMC1_LPC_LA05_P बद्दल अधिक जाणून घ्या B47_L23_P V29 FMC संदर्भ 5 था डेटा P
FMC1_LPC_LA06_N बद्दल B47_L1_N Y27 FMC संदर्भ 6 था डेटा एन
FMC1_LPC_LA06_P बद्दल अधिक जाणून घ्या B47_L1_P Y26 FMC संदर्भ 6 था डेटा P
FMC1_LPC_LA07_N बद्दल B47_L15_N U22 FMC संदर्भ 7 था डेटा एन
FMC1_LPC_LA07_P बद्दल अधिक जाणून घ्या B47_L15_P U21 FMC संदर्भ 7 था डेटा P
FMC1_LPC_LA08_N बद्दल B47_L24_N W26 FMC संदर्भ 8 था डेटा एन
FMC1_LPC_LA08_P बद्दल अधिक जाणून घ्या B47_L24_P V26 FMC संदर्भ 8 था डेटा P
FMC1_LPC_LA09_N बद्दल B47_L17_N T23 FMC संदर्भ 9 था डेटा एन
FMC1_LPC_LA09_P बद्दल अधिक जाणून घ्या B47_L17_P T22 FMC संदर्भ 9 था डेटा P
FMC1_LPC_LA10_N बद्दल B47_L20_N U25 FMC संदर्भ 10 था डेटा एन
FMC1_LPC_LA10_P बद्दल अधिक जाणून घ्या B47_L20_P U24 FMC संदर्भ 10 था डेटा P
FMC1_LPC_LA11_N बद्दल B47_L3_N AC24 FMC संदर्भ 11 था डेटा एन
FMC1_LPC_LA11_P बद्दल अधिक जाणून घ्या B47_L3_P AB24 FMC संदर्भ 11 था डेटा P
FMC1_LPC_LA12_N बद्दल B47_L22_N U27 FMC संदर्भ 12 था डेटा एन
FMC1_LPC_LA12_P बद्दल अधिक जाणून घ्या B47_L22_P U26 FMC संदर्भ 12 था डेटा P
FMC1_LPC_LA13_N बद्दल B47_L21_N Y28 FMC संदर्भ 13 था डेटा एन
FMC1_LPC_LA13_P बद्दल अधिक जाणून घ्या B47_L21_P W28 FMC संदर्भ 13 था डेटा P
FMC1_LPC_LA14_N बद्दल B47_L19_N V28 FMC संदर्भ 14 था डेटा एन
FMC1_LPC_LA14_P बद्दल अधिक जाणून घ्या B47_L19_P V27 FMC संदर्भ 14 था डेटा P
FMC1_LPC_LA15_N बद्दल B47_L14_N Y25 FMC संदर्भ 15 था डेटा एन
FMC1_LPC_LA15_P बद्दल अधिक जाणून घ्या B47_L14_P W25 FMC संदर्भ 15 था डेटा P
FMC1_LPC_LA16_N बद्दल B47_L7_N AB22 FMC संदर्भ 16 था डेटा एन
FMC1_LPC_LA16_P बद्दल अधिक जाणून घ्या B47_L7_P AA22 FMC संदर्भ 16 था डेटा P
FMC1_LPC_LA17_CC_N बद्दल B48_L13_N AB32 एफएमसी संदर्भ 17 वा डेटा (घड्याळ) एन
FMC1_LPC_LA17_CC_P बद्दल B48_L13_P AA32 एफएमसी संदर्भ 17 वा डेटा (घड्याळ) पी
FMC1_LPC_LA18_CC_N बद्दल B48_L11_N AD31 एफएमसी संदर्भ 18 वा डेटा (घड्याळ) एन
FMC1_LPC_LA18_CC_P बद्दल B48_L11_P AD30 एफएमसी संदर्भ 18 वा डेटा (घड्याळ) पी
FMC1_LPC_LA19_N बद्दल B48_L16_N AB29 FMC संदर्भ 19 था डेटा एन
FMC1_LPC_LA19_P बद्दल अधिक जाणून घ्या B48_L16_P AA29 FMC संदर्भ 19 था डेटा P
FMC1_LPC_LA20_N बद्दल B48_L24_N W31 FMC संदर्भ 20 था डेटा एन
FMC1_LPC_LA20_P बद्दल अधिक जाणून घ्या B48_L24_P V31 FMC संदर्भ 20 था डेटा P
FMC1_LPC_LA21_N बद्दल B48_L6_N AG30 FMC संदर्भ 21 वा डेटा एन
FMC1_LPC_LA21_P बद्दल अधिक जाणून घ्या B48_L6_P AF30 FMC संदर्भ 21 वा डेटा P
FMC1_LPC_LA22_N बद्दल B48_L5_N AE30 FMC संदर्भ दुसरा डेटा N
FMC1_LPC_LA22_P बद्दल अधिक जाणून घ्या B48_L5_P AD29 FMC संदर्भ दुसरा डेटा P
FMC1_LPC_LA23_N बद्दल B48_L8_N AG34 FMC संदर्भ 23वा डेटा एन
FMC1_LPC_LA23_P बद्दल अधिक जाणून घ्या B48_L8_P AF33 FMC संदर्भ 23रा डेटा P
FMC1_LPC_LA24_N बद्दल B48_L4_N AG29 FMC संदर्भ 24 था डेटा एन
FMC1_LPC_LA24_P बद्दल अधिक जाणून घ्या B48_L4_P AF29 FMC संदर्भ 24 था डेटा P
FMC1_LPC_LA25_N बद्दल B48_L9_N AF32 FMC संदर्भ 25 था डेटा एन
FMC1_LPC_LA25_P बद्दल अधिक जाणून घ्या B48_L9_P AE32 FMC संदर्भ 25 था डेटा P
FMC1_LPC_LA26_N बद्दल B48_L7_N AG32 FMC संदर्भ 26 था डेटा एन
FMC1_LPC_LA26_P बद्दल अधिक जाणून घ्या B48_L7_P AG31 FMC संदर्भ 26 था डेटा P
FMC1_LPC_LA27_N बद्दल B48_L10_N AF34 FMC संदर्भ 27 था डेटा एन
FMC1_LPC_LA27_P बद्दल अधिक जाणून घ्या B48_L10_P AE33 FMC संदर्भ 27 था डेटा एन
FMC1_LPC_LA28_N बद्दल B48_L1_N AF27 FMC संदर्भ 28 था डेटा एन
FMC1_LPC_LA28_P बद्दल अधिक जाणून घ्या B48_L1_P AE27 FMC संदर्भ 28 था डेटा P
FMC1_LPC_LA29_N बद्दल B48_L2_N AF28 FMC संदर्भ 29 था डेटा एन
FMC1_LPC_LA29_P बद्दल अधिक जाणून घ्या B48_L2_P AE28 FMC संदर्भ 29 था डेटा P
FMC1_LPC_LA30_N बद्दल B48_L3_N AD28 FMC संदर्भ 30 था डेटा एन
FMC1_LPC_LA30_P बद्दल अधिक जाणून घ्या B48_L3_P AC28 FMC संदर्भ 30 था डेटा P
FMC1_LPC_LA31_N बद्दल B48_L19_N Y33 FMC संदर्भ 31 वा डेटा एन
FMC1_LPC_LA31_P बद्दल अधिक जाणून घ्या B48_L19_P W33 FMC संदर्भ 31 वा डेटा P
FMC1_LPC_LA32_N बद्दल B48_L22_N Y32 FMC संदर्भ दुसरा डेटा N
FMC1_LPC_LA32_P बद्दल अधिक जाणून घ्या B48_L22_P Y31 FMC संदर्भ दुसरा डेटा P
FMC1_LPC_LA09_N बद्दल B47_L17_N T23 FMC संदर्भ 9 था डेटा एन
FMC1_LPC_LA09_P बद्दल अधिक जाणून घ्या B47_L17_P T22 FMC संदर्भ 9 था डेटा P
FMC1_LPC_LA10_N बद्दल B47_L20_N U25 FMC संदर्भ 10 था डेटा एन
FMC1_LPC_LA10_P बद्दल अधिक जाणून घ्या B47_L20_P U24 FMC संदर्भ 10 था डेटा P
FMC1_LPC_LA11_N बद्दल B47_L3_N AC24 FMC संदर्भ 11 था डेटा एन
FMC1_LPC_LA11_P बद्दल अधिक जाणून घ्या B47_L3_P AB24 FMC संदर्भ 11 था डेटा P
FMC1_LPC_LA12_N बद्दल B47_L22_N U27 FMC संदर्भ 12 था डेटा एन
FMC1_LPC_LA12_P बद्दल अधिक जाणून घ्या B47_L22_P U26 FMC संदर्भ 12 था डेटा P
FMC1_LPC_LA13_N बद्दल B47_L21_N Y28 FMC संदर्भ 13 था डेटा एन
FMC1_LPC_LA13_P बद्दल अधिक जाणून घ्या B47_L21_P W28 FMC संदर्भ 13 था डेटा P
FMC1_LPC_LA14_N बद्दल B47_L19_N V28 FMC संदर्भ 14 था डेटा एन
FMC1_LPC_LA14_P बद्दल अधिक जाणून घ्या B47_L19_P V27 FMC संदर्भ 14 था डेटा P
FMC1_LPC_LA15_N बद्दल B47_L14_N Y25 FMC संदर्भ 15 था डेटा एन
FMC1_LPC_LA15_P बद्दल अधिक जाणून घ्या B47_L14_P W25 FMC संदर्भ 15 था डेटा P
FMC1_LPC_LA16_N बद्दल B47_L7_N AB22 FMC संदर्भ 16 था डेटा एन
FMC1_LPC_LA16_P बद्दल अधिक जाणून घ्या B47_L7_P AA22 FMC संदर्भ 16 था डेटा P
FMC1_LPC_LA17_CC_N बद्दल B48_L13_N AB32 एफएमसी संदर्भ 17 वा डेटा (घड्याळ) एन
FMC1_LPC_LA17_CC_P बद्दल B48_L13_P AA32 एफएमसी संदर्भ 17 वा डेटा (घड्याळ) पी
FMC1_LPC_LA18_CC_N बद्दल B48_L11_N AD31 एफएमसी संदर्भ 18 वा डेटा (घड्याळ) एन
FMC1_LPC_LA18_CC_P बद्दल B48_L11_P AD30 एफएमसी संदर्भ 18 वा डेटा (घड्याळ) पी
FMC1_LPC_LA19_N बद्दल B48_L16_N AB29 FMC संदर्भ 19 था डेटा एन
FMC1_LPC_LA19_P बद्दल अधिक जाणून घ्या B48_L16_P AA29 FMC संदर्भ 19 था डेटा P
FMC1_LPC_LA20_N बद्दल B48_L24_N W31 FMC संदर्भ 20 था डेटा एन
FMC1_LPC_LA20_P बद्दल अधिक जाणून घ्या B48_L24_P V31 FMC संदर्भ 20 था डेटा P
FMC1_LPC_LA21_N बद्दल B48_L6_N AG30 FMC संदर्भ 21 वा डेटा एन
FMC1_LPC_LA21_P बद्दल अधिक जाणून घ्या B48_L6_P AF30 FMC संदर्भ 21 वा डेटा P
FMC1_LPC_LA22_N बद्दल B48_L5_N AE30 FMC संदर्भ दुसरा डेटा N
FMC1_LPC_LA22_P बद्दल अधिक जाणून घ्या B48_L5_P AD29 FMC संदर्भ दुसरा डेटा P
FMC1_LPC_LA23_N बद्दल B48_L8_N AG34 FMC संदर्भ 23वा डेटा एन
FMC1_LPC_LA23_P बद्दल अधिक जाणून घ्या B48_L8_P AF33 FMC संदर्भ 23रा डेटा P
FMC1_LPC_LA24_N बद्दल B48_L4_N AG29 FMC संदर्भ 24 था डेटा एन
FMC1_LPC_LA24_P बद्दल अधिक जाणून घ्या B48_L4_P AF29 FMC संदर्भ 24 था डेटा P
FMC1_LPC_LA25_N बद्दल B48_L9_N AF32 FMC संदर्भ 25 था डेटा एन
FMC1_LPC_LA25_P बद्दल अधिक जाणून घ्या B48_L9_P AE32 FMC संदर्भ 25 था डेटा P
FMC1_LPC_LA26_N बद्दल B48_L7_N AG32 FMC संदर्भ 26 था डेटा एन
FMC1_LPC_LA26_P बद्दल अधिक जाणून घ्या B48_L7_P AG31 FMC संदर्भ 26 था डेटा P
FMC1_LPC_LA27_N बद्दल B48_L10_N AF34 FMC संदर्भ 27 था डेटा एन
FMC1_LPC_LA27_P बद्दल अधिक जाणून घ्या B48_L10_P AE33 FMC संदर्भ 27 था डेटा एन
FMC1_LPC_LA28_N बद्दल B48_L1_N AF27 FMC संदर्भ 28 था डेटा एन
FMC1_LPC_LA28_P बद्दल अधिक जाणून घ्या B48_L1_P AE27 FMC संदर्भ 28 था डेटा P
FMC1_LPC_LA29_N बद्दल B48_L2_N AF28 FMC संदर्भ 29 था डेटा एन
FMC1_LPC_LA29_P बद्दल अधिक जाणून घ्या B48_L2_P AE28 FMC संदर्भ 29 था डेटा P
FMC1_LPC_LA30_N बद्दल B48_L3_N AD28 FMC संदर्भ 30 था डेटा एन
FMC1_LPC_LA30_P बद्दल अधिक जाणून घ्या B48_L3_P AC28 FMC संदर्भ 30 था डेटा P
FMC1_LPC_LA31_N बद्दल B48_L19_N Y33 FMC संदर्भ 31 वा डेटा एन
FMC1_LPC_LA31_P बद्दल अधिक जाणून घ्या B48_L19_P W33 FMC संदर्भ 31 वा डेटा P
FMC1_LPC_LA32_N बद्दल B48_L22_N Y32 FMC संदर्भ दुसरा डेटा N
FMC1_LPC_LA32_P बद्दल अधिक जाणून घ्या B48_L22_P Y31 FMC संदर्भ दुसरा डेटा P

2रा FMC LPC कनेक्टर पिन असाइनमेंट खालीलप्रमाणे आहे

सिग्नलचे नाव पिन नाव पिन क्रमांक वर्णन
FMC2_LPC_CLK0_N बद्दल B65_L13_N N26 FMC संदर्भ 1ला संदर्भ घड्याळ N
FMC2_LPC_CLK0_P बद्दल अधिक जाणून घ्या B65_L13_P P26 FMC संदर्भ 1ला संदर्भ घड्याळ P
FMC2_LPC_CLK1_N बद्दल B64_L11_N AH12 FMC संदर्भ 2रा संदर्भ घड्याळ N
FMC2_LPC_CLK1_P बद्दल अधिक जाणून घ्या B64_L11_P AG12 FMC संदर्भ 2रा संदर्भ घड्याळ P
FMC2_LPC_LA00_CC_N बद्दल B65_L14_N P25 FMC संदर्भ 0 वा डेटा ( घड्याळ ) एन
FMC2_LPC_LA00_CC_P बद्दल B65_L14_P P24 एफएमसी संदर्भ 0 वा डेटा ( घड्याळ ) पी
FMC2_LPC_LA01_CC_N बद्दल B65_L11_N M26 एफएमसी संदर्भ 1 ला डेटा ( घड्याळ ) एन
FMC2_LPC_LA01_CC_P बद्दल B65_L11_P M25 एफएमसी संदर्भ 1 ला डेटा ( घड्याळ ) पी
FMC2_LPC_LA02_N बद्दल B65_L17_N R26 FMC संदर्भ दुसरा डेटा N
FMC2_LPC_LA02_P बद्दल अधिक जाणून घ्या B65_L17_P R25 FMC संदर्भ दुसरा डेटा P
FMC2_LPC_LA03_N बद्दल B65_L7_N L27 FMC संदर्भ 3रा डेटा N
FMC2_LPC_LA03_P बद्दल अधिक जाणून घ्या B65_L7_P M27 FMC संदर्भ 3रा डेटा P
FMC2_LPC_LA04_N बद्दल B65_L15_N R27 FMC संदर्भ 4 था डेटा एन
FMC2_LPC_LA04_P बद्दल अधिक जाणून घ्या B65_L15_P T27 FMC संदर्भ 4 था डेटा P
FMC2_LPC_LA05_N बद्दल B65_L4_N J25 FMC संदर्भ 5 था डेटा एन
FMC2_LPC_LA05_P बद्दल अधिक जाणून घ्या B65_L4_P J24 FMC संदर्भ 5 था डेटा P
FMC2_LPC_LA06_N बद्दल B65_L3_N K27 FMC संदर्भ 6 था डेटा एन
FMC2_LPC_LA06_P बद्दल अधिक जाणून घ्या B65_L3_P K26 FMC संदर्भ 6 था डेटा P
FMC2_LPC_LA07_N बद्दल B65_L5_N H26 FMC संदर्भ 7 था डेटा एन
FMC2_LPC_LA07_P बद्दल अधिक जाणून घ्या B65_L5_P J26 FMC संदर्भ 7 था डेटा P
FMC2_LPC_LA08_N बद्दल B65_L18_N P23 FMC संदर्भ 8 था डेटा एन
FMC2_LPC_LA08_P बद्दल अधिक जाणून घ्या B65_L18_P R23 FMC संदर्भ 8 था डेटा P
FMC2_LPC_LA09_N बद्दल B65_L1_N G27 FMC संदर्भ 9 था डेटा एन
FMC2_LPC_LA09_P बद्दल अधिक जाणून घ्या B65_L1_P H27 FMC संदर्भ 9 था डेटा P
FMC2_LPC_LA10_N बद्दल B65_L20_N P21 FMC संदर्भ 10 था डेटा एन
FMC2_LPC_LA10_P बद्दल अधिक जाणून घ्या B65_L20_P P20 FMC संदर्भ 10 था डेटा P
FMC2_LPC_LA11_N बद्दल B65_L9_N K25 FMC संदर्भ 11 था डेटा एन
FMC2_LPC_LA11_P बद्दल अधिक जाणून घ्या B65_L9_P L25 FMC संदर्भ 11 था डेटा P
FMC2_LPC_LA12_N बद्दल B65_L12_N M24 FMC संदर्भ 12 था डेटा एन
FMC2_LPC_LA12_P बद्दल अधिक जाणून घ्या B65_L12_P N24 FMC संदर्भ 12 था डेटा P
FMC2_LPC_LA13_N बद्दल B65_L19_N M22 FMC संदर्भ 13 था डेटा एन
FMC2_LPC_LA13_P बद्दल अधिक जाणून घ्या B65_L19_P N22 FMC संदर्भ 13 था डेटा P
FMC2_LPC_LA14_N बद्दल B65_L23_N M21 FMC संदर्भ 14 था डेटा एन
FMC2_LPC_LA14_P बद्दल अधिक जाणून घ्या B65_L23_P N21 FMC संदर्भ 14 था डेटा P
FMC2_LPC_LA15_N बद्दल B65_L10_N K23 FMC संदर्भ 15 था डेटा एन
FMC2_LPC_LA15_P बद्दल अधिक जाणून घ्या B65_L10_P L22 FMC संदर्भ 15 था डेटा P
FMC2_LPC_LA16_N बद्दल B65_L6_N H24 FMC संदर्भ 16 था डेटा एन
FMC2_LPC_LA16_P बद्दल अधिक जाणून घ्या B65_L6_P J23 FMC संदर्भ 16 था डेटा P
FMC2_LPC_LA17_CC_N बद्दल B64_L13_N AG10 एफएमसी संदर्भ 17 वा डेटा (घड्याळ) एन
FMC2_LPC_LA17_CC_P बद्दल B64_L13_P AF10 एफएमसी संदर्भ 17 वा डेटा (घड्याळ) पी
FMC2_LPC_LA18_CC_N बद्दल B64_L12_N AH11 एफएमसी संदर्भ 18 वा डेटा (घड्याळ) एन
FMC2_LPC_LA18_CC_P बद्दल B64_L12_P AG11 एफएमसी संदर्भ 18 वा डेटा (घड्याळ) पी
FMC2_LPC_LA19_N बद्दल B64_L17_N AD8 FMC संदर्भ19वा डेटा एन
FMC2_LPC_LA19_P बद्दल अधिक जाणून घ्या B64_L17_P AD9 FMC संदर्भ19वा डेटा P
FMC2_LPC_LA20_N बद्दल B64_L23_N AJ8 FMC संदर्भ 20 था डेटा एन
FMC2_LPC_LA20_P बद्दल अधिक जाणून घ्या B64_L23_P AJ9 FMC संदर्भ 20 था डेटा P
FMC2_LPC_LA21_N बद्दल B64_L14_N AG9 FMC संदर्भ 21 वा डेटा एन
FMC2_LPC_LA21_P बद्दल अधिक जाणून घ्या B64_L14_P AF9 FMC संदर्भ 21 वा डेटा P
FMC2_LPC_LA22_N बद्दल B64_L15_N AF8 FMC संदर्भ दुसरा डेटा N
FMC2_LPC_LA22_P बद्दल अधिक जाणून घ्या B64_L15_P AE8 FMC संदर्भ दुसरा डेटा P
FMC2_LPC_LA23_N बद्दल B64_L16_N AE10 FMC संदर्भ 23रा डेटा N
FMC2_LPC_LA23_P बद्दल अधिक जाणून घ्या B64_L16_P AD10 FMC संदर्भ 23रा डेटा P
FMC2_LPC_LA24_N बद्दल B64_L1_N AP10 FMC संदर्भ 24 था डेटा एन
FMC2_LPC_LA24_P बद्दल अधिक जाणून घ्या B64_L1_P AP11 FMC संदर्भ 24 था डेटा P
FMC2_LPC_LA25_N बद्दल B64_L4_N AN12 FMC संदर्भ 25 था डेटा एन
FMC2_LPC_LA25_P बद्दल अधिक जाणून घ्या B64_L4_P AM12 FMC संदर्भ 25 था डेटा P
FMC2_LPC_LA26_N बद्दल B64_L21_N AL9 FMC संदर्भ 26 था डेटा एन
FMC2_LPC_LA26_P बद्दल अधिक जाणून घ्या B64_L21_P AK10 FMC संदर्भ 26 था डेटा P
FMC2_LPC_LA27_N बद्दल B64_L24_N AL8 FMC संदर्भ 27 था डेटा एन
FMC2_LPC_LA27_P बद्दल अधिक जाणून घ्या B64_L24_P AK8 FMC संदर्भ 27 था डेटा P
FMC2_LPC_LA28_N बद्दल B64_L18_N AH8 FMC संदर्भ 28 था डेटा एन
FMC2_LPC_LA28_P बद्दल अधिक जाणून घ्या B64_L18_P AH9 FMC संदर्भ 28 था डेटा P
FMC2_LPC_LA29_N बद्दल B64_L6_N AL13 FMC संदर्भ 29 था डेटा एन
FMC2_LPC_LA29_P बद्दल अधिक जाणून घ्या B64_L6_P AK13 FMC संदर्भ 29 था डेटा P
FMC2_LPC_LA30_N बद्दल B64_L8_N AJ13 FMC संदर्भ 30 था डेटा एन
FMC2_LPC_LA30_P बद्दल अधिक जाणून घ्या B64_L8_P AH13 FMC संदर्भ 30 था डेटा P
FMC2_LPC_LA31_N बद्दल B64_L10_N AE11 FMC संदर्भ 31 वा डेटा एन
FMC2_LPC_LA31_P बद्दल अधिक जाणून घ्या B64_L10_P AD11 FMC संदर्भ 31 वा डेटा P
FMC2_LPC_LA32_N बद्दल B64_L7_N AF13 FMC संदर्भ दुसरा डेटा N
FMC2_LPC_LA32_P बद्दल अधिक जाणून घ्या B64_L7_P AE13 FMC संदर्भ दुसरा डेटा P
FMC2_LPC_LA33_N बद्दल B64_L9_N AF12 FMC संदर्भ 33रा डेटा N
FMC2_LPC_LA33_P बद्दल अधिक जाणून घ्या B64_L9_P AE12 FMC संदर्भ 33रा डेटा P
एफएमसी२_एलपीसी_एससीएल B65_L24_N K21 FMC I2C बस घड्याळ
FMC2_LPC_SDA बद्दल B65_L24_P K20 FMC I2C बस डेटा

3रा FMC LPC कनेक्टर पिन असाइनमेंट खालीलप्रमाणे आहे

सिग्नलचे नाव पिन नाव पिन क्रमांक वर्णन
एफएमसी_एचपीसी_सीएलके0_एम2सी_एन B67_L11_N D25 FMC 0 वा इनपुट संदर्भ ( घड्याळ ) N
FMC_HPC_CLK0_M2C_P बद्दल B67_L11_P E25 FMC 0 वा इनपुट संदर्भ ( घड्याळ ) पी
एफएमसी_एचपीसी_सीएलके1_एम2सी_एन B66_L13_N G11 एफएमसी पहिला इनपुट संदर्भ ( घड्याळ ) एन
FMC_HPC_CLK1_M2C_P बद्दल B66_L13_P H11 एफएमसी पहिला इनपुट संदर्भ ( घड्याळ ) पी
एफएमसी_एचपीसी_एलए००_सीसी_एन B67_L14_N E23 FMC LA 0 वी डेटा ( घड्याळ ) एन
एफएमसी_एचपीसी_एलए००_सीसी_पी B67_L14_P E22 FMC LA 0 वी डेटा ( घड्याळ ) P
एफएमसी_एचपीसी_एलए००_सीसी_एन B67_L13_N C23 FMC LA 1ला डेटा ( घड्याळ ) N
एफएमसी_एचपीसी_एलए००_सीसी_पी B67_L13_P D23 FMC LA 1st डेटा ( घड्याळ ) P
एफएमसी_एचपीसी_एलए०२_एन B67_L8_N A25 FMC LA 2रा डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L8_P B25 FMC LA 2रा डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L6_N A28 FMC LA 3रा डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L6_P A27 FMC LA 3रा डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L2_N B27 FMC LA 4 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L2_P C27 FMC LA 4 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L12_N C24 FMC LA 5 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L12_P D24 FMC LA 5 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L4_N A29 FMC LA 6 था डेटा P
एफएमसी_एचपीसी_एलए०२_पी B67_L4_P B29 FMC LA 6 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L5_N C28 FMC LA 7 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L5_P D28 FMC LA 7 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L1_N E27 FMC LA 8 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L1_P F27 FMC LA 8 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L9_N B26 FMC LA 9 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L9_P C26 FMC LA 9 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L10_N A24 FMC LA 10 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L10_P B24 FMC LA 10 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L7_N D26 FMC LA 11 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L7_P E26 FMC LA 11 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L3_N D29 FMC LA 12 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L3_P E28 FMC LA 12 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L15_N B22 FMC LA 13 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L15_P B21 FMC LA 13 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L18_N D21 FMC LA 14 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L18_P D20 FMC LA 14 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L17_N A20 FMC LA 15 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L17_P B20 FMC LA 15 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B67_L16_N C22 FMC LA 16 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B67_L16_P C21 FMC LA 16 था डेटा P
एफएमसी_एचपीसी_एलए००_सीसी_एन B66_L11_N F9 FMC LA 17वा डेटा(घड्याळ)N
एफएमसी_एचपीसी_एलए००_सीसी_पी B66_L11_P G9 FMC LA 17वा डेटा(घड्याळ)P
एफएमसी_एचपीसी_एलए००_सीसी_एन B66_L12_N F10 FMC LA 18वा डेटा(घड्याळ)N
एफएमसी_एचपीसी_एलए००_सीसी_पी B66_L12_P G10 FMC LA 18वा डेटा(घड्याळ)P
एफएमसी_एचपीसी_एलए०२_एन B66_L21_N B11 FMC LA 19 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L21_P C11 FMC LA 19 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L23_N A12 FMC LA 20 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L23_P A13 FMC LA 20 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L15_N J11 FMC LA 21 वा डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L15_P K11 FMC LA 21 वा डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L19_N D11 FMC LA 22रा डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L19_P E11 FMC LA 22रा डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L18_N H13 FMC LA 23रा डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L18_P J13 FMC LA 23रा डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L8_N H9 FMC LA 24 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L8_P J9 FMC LA 24 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L10_N J10 FMC LA 25 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L10_P K10 FMC LA 25 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L6_N D10 FMC LA 26 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L6_P E10 FMC LA 26 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L5_N C9 FMC LA 27 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L5_P D9 FMC LA 27 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L2_N A9 FMC LA 28 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L2_P B9 FMC LA 28 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L4_N A10 FMC LA 29 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L4_P B10 FMC LA 29 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L9_N H8 FMC LA 30 था डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L9_P J8 FMC LA 30 था डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L1_N E8 FMC LA 31 वा डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L1_P F8 FMC LA 31 वा डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L3_N C8 FMC LA 32रा डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L3_P D8 FMC LA 32रा डेटा P
एफएमसी_एचपीसी_एलए०२_एन B66_L7_N K8 FMC LA 33रा डेटा एन
एफएमसी_एचपीसी_एलए०२_पी B66_L7_P L8 FMC LA 33रा डेटा P
एफएमसी_एचपीसी_एचए००_सीसी_एन B68_L14_N F17 FMC HA 0 वी डेटा (घड्याळ) एन
एफएमसी_एचपीसी_एचए००_सीसी_पी B68_L14_P F18 FMC HA 0 वी डेटा(घड्याळ)P
एफएमसी_एचपीसी_एचए००_सीसी_एन B68_L12_N E17 एफएमसी एचए पहिला डेटा (घड्याळ) एन
एफएमसी_एचपीसी_एचए००_सीसी_पी B68_L12_P E18 एफएमसी एचए पहिला डेटा (घड्याळ) पी
एफएमसी_एचपीसी_एचए०२_एन B68_L17_N H16 FMC HA 2रा डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L17_P H17 FMC HA 2रा डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L24_N L18 FMC HA 3रा डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L24_P L19 FMC HA 3रा डेटा एन
एफएमसी_एचपीसी_एचए०२_एन B68_L6_N C17 FMC HA 4 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L6_P C18 FMC HA 4 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L2_N A18 FMC HA 5 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L2_P A19 FMC HA 5 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L22_N J18 FMC HA 6 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L22_P J19 FMC HA 6 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L4_N B19 FMC HA 7 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L4_P C19 FMC HA 7 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L18_N H18 FMC HA 8 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L18_P H19 FMC HA 8 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L7_N C14 FMC HA 9 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L7_P D14 FMC HA 9 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L1_N A14 FMC HA 10 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L1_P B14 FMC HA 10 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L5_N B16 FMC HA 11 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L5_P B17 FMC HA 11 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L16_N F19 FMC HA 12 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L16_P G19 FMC HA 12 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L3_N A15 FMC HA 13 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L3_P B15 FMC HA 13 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L23_N J16 FMC HA 14 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L23_P K16 FMC HA 14 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L20_N K17 FMC HA 15 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L20_P K18 FMC HA 15 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L10_N D18 FMC HA 16 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L10_P D19 FMC HA 16 था डेटा P
एफएमसी_एचपीसी_एचए००_सीसी_एन B68_L13_N G16 FMC HA 17 वी डेटा (घड्याळ) एन
एफएमसी_एचपीसी_एचए००_सीसी_पी B68_L13_P G17 FMC HA 17 वी डेटा(घड्याळ)P
एफएमसी_एचपीसी_एचए०२_एन B68_L21_N K15 FMC HA 18 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L21_P L15 FMC HA 18 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L15_N G14 FMC HA 19 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L15_P G15 FMC HA 19 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L11_N D16 FMC HA 20 था डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L11_P E16 FMC HA 20 था डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L19_N J14 FMC HA 21 वा डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L19_P J15 FMC HA 21 वा डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L8_N D15 FMC HA 22रा डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L8_P E15 FMC HA 22रा डेटा P
एफएमसी_एचपीसी_एचए०२_एन B68_L9_N F14 FMC HA 23रा डेटा एन
एफएमसी_एचपीसी_एचए०२_पी B68_L9_P F15 FMC HA 23वा डेटा P
एफएमसी_एचपीसी_एससीएल B66_L17_N K12 FMC I2C बस डेटा
एफएमसी_एचपीसी_एसडीए B66_L17_P L12 FMC I2C बस डेटा
FMC_GBTCLK0_M2C_P 227_CLK1_P M6 ट्रान्सीव्हर संदर्भ घड्याळ 0 इनपुट पी
FMC_GBTCLK0_M2C_N ५०५_CLK227_N M5 ट्रान्सीव्हर संदर्भ घड्याळ 0 इनपुट एन
FMC_GBTCLK1_M2C_P 228_CLK1_P H6 ट्रान्सीव्हर संदर्भ घड्याळ 1 इनपुट पी
FMC_GBTCLK1_M2C_N ५०५_CLK228_N H5 ट्रान्सीव्हर संदर्भ घड्याळ 1 इनपुट एन
FMC_DP0_M2C_P ५०५_आरएक्स३_पी M2 ट्रान्सीव्हर डेटा 0 इनपुट पी
FMC_DP0_M2C_N 227_RX0_N M1 ट्रान्सीव्हर डेटा 0 इनपुट एन
FMC_DP1_M2C_P ५०५_आरएक्स३_पी K2 ट्रान्सीव्हर डेटा 1 इनपुट पी
FMC_DP1_M2C_N 227_RX1_N K1 ट्रान्सीव्हर डेटा 1 इनपुट एन
FMC_DP2_M2C_P ५०५_आरएक्स३_पी H2 ट्रान्सीव्हर डेटा 2 इनपुट पी
FMC_DP2_M2C_N 227_RX2_N H1 ट्रान्सीव्हर डेटा 2 इनपुट एन
FMC_DP3_M2C_P ५०५_आरएक्स३_पी F2 ट्रान्सीव्हर डेटा 3 इनपुट पी
FMC_DP3_M2C_N 227_RX3_N F1 ट्रान्सीव्हर डेटा 3 इनपुट एन
FMC_DP4_M2C_P ५०५_आरएक्स३_पी D2 ट्रान्सीव्हर डेटा 4 इनपुट पी
FMC_DP4_M2C_N 228_RX1_N D1 ट्रान्सीव्हर डेटा 4 इनपुट एन
FMC_DP5_M2C_P ५०५_आरएक्स३_पी A4 ट्रान्सीव्हर डेटा 5 इनपुट पी
FMC_DP5_M2C_N 228_RX3_N A3 ट्रान्सीव्हर डेटा 5 इनपुट एन
FMC_DP6_M2C_P ५०५_आरएक्स३_पी B2 ट्रान्सीव्हर डेटा 6 इनपुट पी
FMC_DP6_M2C_N 228_RX2_N B1 ट्रान्सीव्हर डेटा 6 इनपुट एन
FMC_DP7_M2C_P ५०५_आरएक्स३_पी E4 ट्रान्सीव्हर डेटा 7 इनपुट पी
FMC_DP7_M2C_N 228_RX0_N E3 ट्रान्सीव्हर डेटा 7 इनपुट एन
FMC_DP0_C2M_P 227_TX0_P N4 ट्रान्सीव्हर डेटा 0 आउटपुट पी
FMC_DP0_C2M_N 227_TX0_N N3 ट्रान्सीव्हर डेटा 0 आउटपुट एन
FMC_DP1_C2M_P 227_TX1_P L4 ट्रान्सीव्हर डेटा 1 आउटपुट पी
FMC_DP1_C2M_N 227_TX1_N L3 ट्रान्सीव्हर डेटा 1 आउटपुट एन
FMC_DP2_C2M_P 227_TX2_P J4 ट्रान्सीव्हर डेटा 2 आउटपुट पी
FMC_DP2_C2M_N 227_TX2_N J3 ट्रान्सीव्हर डेटा 2 आउटपुट एन
FMC_DP3_C2M_P 227_TX3_P G4 ट्रान्सीव्हर डेटा 3 आउटपुट पी
FMC_DP3_C2M_N 227_TX3_N G3 ट्रान्सीव्हर डेटा 3 आउटपुट एन
FMC_DP4_C2M_P 228_TX1_P D6 ट्रान्सीव्हर डेटा 4 आउटपुट पी
FMC_DP4_C2M_N 228_TX1_N D5 ट्रान्सीव्हर डेटा 4 आउटपुट एन
FMC_DP5_C2M_P 228_TX3_P B6 ट्रान्सीव्हर डेटा 5 आउटपुट पी
FMC_DP5_C2M_N 228_TX3_N B5 ट्रान्सीव्हर डेटा 5 आउटपुट एन
FMC_DP6_C2M_P 228_TX2_P C4 ट्रान्सीव्हर डेटा 6 आउटपुट पी
FMC_DP6_C2M_N 228_TX2_N C3 ट्रान्सीव्हर डेटा 6 आउटपुट एन
FMC_DP7_C2M_P 228_TX0_P F6 ट्रान्सीव्हर डेटा 7 आउटपुट पी
FMC_DP7_C2M_N 228_TX0_N F5 ट्रान्सीव्हर डेटा 7 आउटपुट एन

भाग 2.7: SD कार्ड स्लॉट
AXKU042 FPGA डेव्हलपमेंट बोर्डमध्ये वापरकर्त्यांना चित्रे, संगीत किंवा इतर वापरकर्ता डेटा संचयित करण्यासाठी SD कार्ड मेमरीमध्ये प्रवेश प्रदान करण्यासाठी मायक्रो SD कार्ड इंटरफेस समाविष्ट आहे files सिग्नल FPGA च्या BANK64 च्या IO सिग्नलशी जोडलेला आहे आणि FPGA आणि SD कार्ड कनेक्टरची योजना आकृती 2-7-1 मध्ये दर्शविली आहे.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (16)

आकृती 2-7-1 SD कार्ड स्लॉट योजनाबद्ध आकृती SD कार्ड स्लॉट पिन असाइनमेंट

सिग्नलचे नाव FPGA पिन नाव पिन क्रमांक वर्णन
SD_CLK B64_L22_P AN8 SD घड्याळ सिग्नल
SD_CMD B64_L19_N AM10 एसडी कमांड सिग्नल
SD_D0 B64_L5_N AL12 SD डेटा 0
SD_D1 B64_L19_P AL10 SD डेटा 1
SD_D2 B64_L2_P AN13 SD डेटा 2
SD_D3 B64_L2_N AP13 SD डेटा 3
SD_CD B64_L22_N AP8 SD कार्ड घालण्याचे संकेत

भाग 2.8: SMA इंटरफेस AXKU042 FPGA डेव्हलपमेंट बोर्ड 2 SMA इंटरफेससह डिझाइन केलेले आहे, आणि डिफरेंशियल सिग्नल BANK66 सामान्य घड्याळ IO पोर्टशी जोडलेले आहे, जे ग्राहकांना बाह्य घड्याळ इंटरफेस प्रदान करते किंवा सामान्य IO पोर्ट नुसार, इंटरफेस पातळी आहे 1.8V. FPGA आणि SMA इंटरफेस कनेक्शनची योजनाबद्ध आकृती आकृती 2-8-1 मध्ये दर्शविली आहे.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (17)

SMA इंटरफेस पिन असाइनमेंट

सिग्नलचे नाव FPGA पिन नाव पिन क्रमांक वर्णन
एसएमए_सीएलकिन_एन B66_L14_N G12 ट्रान्सीव्हर घड्याळ सिग्नल एन
एसएमए_सीएलकिन_पी B66_L14_P H12 ट्रान्सीव्हर क्लॉक सिग्नल पी

भाग 2.9: तापमान सेन्सर आणि EEPROM

AXKU042 FPGA डेव्हलपमेंट बोर्डवर उच्च-सुस्पष्टता, कमी-शक्ती, डिजिटल तापमान सेन्सर चिप बसवली आहे आणि मॉडेल ON सेमीकंडक्टरचे LM75A आहे. LM75A चिपची तापमान अचूकता 0.5 अंश आहे. सेन्सर आणि FPGA थेट I2C डिजिटल इंटरफेसशी जोडलेले आहेत. FPGA I2C इंटरफेसद्वारे वर्तमान FPGA विकास मंडळाजवळील तापमान वाचते. EEPROM चे मॉडेल 24LC04 आहे, आणि क्षमता आहे: 4Kbit, जी I2C बसद्वारे PS टर्मिनलशी जोडलेली आहे.

खालील आकृती 2-9-1 LM75 सेन्सर आणि EEPROM चिपची रचना दर्शवते

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (17)

पिन नाव FPGA पिन नाव FPGA पिन
I2C_SDA B66_L16_N K13
I2C_SCL B66_L16_P L13

आकृती 2-9-1 I2C कनेक्शन योजनाबद्ध आकृती I2C सेन्सर पिन असाइनमेंट

भाग 2.10: LED लाइट AXKU042 FPGA वाहक बोर्डवर सात लाल LEDs आहेत, त्यापैकी एक पॉवर इंडिकेटर (PWR), चार कंट्रोल इंडिकेटर आहेत, दोन पॅनल इंडिकेटर आहेत. जेव्हा AXKU042 FPGA बोर्ड चालू असेल, तेव्हा पॉवर इंडिकेटर उजळेल, 4 वापरकर्ता LEDs आणि दोन-पॅनल इंडिकेटर FPGA BANK65 आणि BANK66 च्या IO शी जोडलेले आहेत, वापरकर्ता प्रोग्रामद्वारे प्रकाश आणि विलोपन नियंत्रित करू शकतो. जेव्हा IO voltage वापरकर्त्याशी कनेक्ट केलेले LED हे निम्न स्तरावर कॉन्फिगर केले आहे, वापरकर्ता LED लाइट करतो. जेव्हा कनेक्ट केलेले IO voltage उच्च पातळी म्हणून कॉन्फिगर केले आहे, वापरकर्ता LED विझवला जाईल.

LED हार्डवेअर कनेक्शन आकृती 2-10-1 मध्ये दर्शविले आहे

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (21)आकृती 2-10-2 पॅनेल इंडिकेटर LED

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (22)
वापरकर्ता LED दिवे पिन असाइनमेंट

सिग्नलचे नाव FPGA पिन नाव पिन क्रमांक वर्णन
LED1 बी६५_टी०यू E12 वापरकर्ता-परिभाषित निर्देशक प्रकाश
LED2 बी६५_टी०यू F12 वापरकर्ता-परिभाषित निर्देशक प्रकाश
LED3 बी६५_टी०यू L9 वापरकर्ता-परिभाषित निर्देशक प्रकाश
LED4 बी६५_टी०यू H23 वापरकर्ता-परिभाषित निर्देशक प्रकाश
चाचणी_एलईडी१ B66_L22_N E13 पॅनेल सूचक
चाचणी_एलईडी१ B66_L22_P F13 पॅनेल सूचक

भाग 2.11: की

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (23)

AXKU062 FPGA डेव्हलपमेंट बोर्डमध्ये दोन वापरकर्ता की आणि 1 रीसेट की आहे. एक वापरकर्ता की FPGA BANK65 च्या IO शी जोडलेली आहे. ग्राहकांसाठी बोर्डची काही कार्ये लक्षात घेण्यासाठी वापरकर्ता की कमी स्तरावर सक्रिय आहे; सिस्टम रीसेट करण्यासाठी रीसेट की वापरली जाते. वापरकर्ता की भागाचे सर्किट आकृती 2-11-1 मध्ये दर्शविले आहे:

की पिन असाइनमेंट

सिग्नलचे नाव FPGA पिन नाव पिन क्रमांक वर्णन
KEY1 बी६५_टी०यू N23 वापरकर्ता की इनपुट
FPGA_RSETN बद्दल बी६५_टी०यू N27 सिस्टम रीसेट

भाग 2.12: जेTAG इंटरफेस

जेTAG FPGA प्रोग्राम किंवा फर्मवेअर प्रोग्राम FLASH वर डाउनलोड करण्यासाठी AXKU042 विकास मंडळावर इंटरफेस राखीव आहे. पॉवर अंतर्गत प्लगिंग आणि अनप्लग करून FPGA चिपचे नुकसान होऊ नये म्हणून, आम्ही J मध्ये एक संरक्षण डायोड जोडला.TAG सिग्नल व्हॉल्यूम याची खात्री करण्यासाठी सिग्नलtage हे FPGA द्वारे स्वीकारलेल्या श्रेणीमध्ये आहे आणि FPGA चिपचे नुकसान टाळा. जेTAG योजनाबद्ध आकृती आकृती 2-12-1 मध्ये दर्शविली आहे:

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (24)

भाग 2.13: वीज पुरवठा

पॉवर इनपुट व्हॉल्यूमtagAXKU042 डेव्हलपमेंट बोर्डचा e हा DC12V आहे, ज्यामध्ये बाह्य+12V पॉवर सप्लाय किंवा PCIE द्वारे बोर्डला वीज पुरवठा केला जातो. बाह्य वीज पुरवठा वापरताना, कृपया विकास मंडळाने दिलेला वीजपुरवठा वापरा, आणि विकास मंडळाचे नुकसान टाळण्यासाठी वीज पुरवठ्याच्या इतर वैशिष्ट्यांचा वापर करू नका. बोर्डवरील वीज पुरवठा डिझाइनचे योजनाबद्ध आकृती आकृती 2-13-1 मध्ये दर्शविले आहे

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (25)

भाग २.१४: पंखा

कारण FPGA जेव्हा ते सामान्यपणे कार्य करते तेव्हा खूप उष्णता निर्माण करते, आम्ही चिपला जास्त गरम होण्यापासून रोखण्यासाठी बोर्डवरील चिपमध्ये उष्णता सिंक आणि पंखा जोडतो. फॅनचे नियंत्रण FPGA चिपद्वारे नियंत्रित केले जाते. कंट्रोल पिन BANK48 च्या IO शी जोडलेला आहे. IO पातळी आउटपुट जास्त असल्यास, MOSFET चालू आहे आणि पंखा कार्यरत आहे. IO पातळीचे आउटपुट कमी असल्यास, पंखा थांबतो. बोर्डवरील पंख्याची रचना आकृती 2-14-1 मध्ये दर्शविली आहे.

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (26)

फॅन पिन असाइनमेंट

सिग्नलचे नाव FPGA पिन नाव पिन क्रमांक वर्णन
FAN_PWM बी६५_टी०यू AK11 फॅन कंट्रोल पिन

भाग २.१५:आकार परिमाण

ALINX-AXKU042-KINTEX-UltraScale-FPGA-डेव्हलपमेंट-बोर्ड-अंजीर- (27)

http://www.alinx.com

कागदपत्रे / संसाधने

ALINX AXKU042 KINTEX अल्ट्रास्केल FPGA विकास मंडळ [pdf] वापरकर्ता मॅन्युअल
AXKU042 KINTEX UltraScale FPGA विकास मंडळ, AXKU042, KINTEX अल्ट्रास्केल FPGA विकास मंडळ, अल्ट्रास्केल FPGA विकास मंडळ, FPGA विकास मंडळ, विकास मंडळ, मंडळ

संदर्भ

एक टिप्पणी द्या

तुमचा ईमेल पत्ता प्रकाशित केला जाणार नाही. आवश्यक फील्ड चिन्हांकित आहेत *